电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

552AH945M000DG

产品描述Oscillator
产品类别无源元件    振荡器   
文件大小237KB,共14页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

552AH945M000DG概述

Oscillator

552AH945M000DG规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Si 5 5 2
R
EVISION
D
D
U A L
F
R E Q U E N C Y
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
( V C X O ) 1 0 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10–945 MHz and
selected frequencies to 1.4 GHz
Two selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Ordering Information:
See page 8.
Description
The Si552 dual-frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a very low jitter clock for all output frequencies.
The Si552 is available with any-rate output frequency from 10 to 945 MHz
and selected frequencies to 1400 MHz. Unlike traditional VCXOs, where a
different crystal is required for each output frequency, the Si552 uses one
fixed crystal frequency to provide a wide range of output frequencies. This
IC-based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis
provides superior supply noise rejection, simplifying the task of generating
low-jitter clocks in noisy environments typically found in communication
systems. The Si552 IC-based VCXO is factory-configurable for a wide
variety of user specifications including frequency, supply voltage, output
format, tuning slope, and temperature stability. Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
V
C
1
2
3
6
5
4
V
DD
FS
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK- CLK+
Fixed
Frequency XO
Any-rate
10–1400 MHz
DSPLL
®
Clock Synthesis
ADC
V
C
FS
GND
Rev. 0.6 6/07
Copyright © 2007 by Silicon Laboratories
Si552
应网友要求,分享赛灵思中国通讯2009年秋电子季刊
本期概要 封面专题 -- 以硬件为中心的方案打造具有更高可靠性的医疗设备 ......
小志 FPGA/CPLD
家庭环境智能控制系统
简介实现家庭环境智能控制系统,可以通过GD32F350驱动TFT液晶显示,触摸控制集中家庭中照明设备,新风(排风),除湿,照明等与我们在家庭生活中,对环境的各种需求控制,还可以加入WIFI网络实 ......
蓝雨夜 GD32 MCU
STM32F103RC的USB与PC连不通
STM32F103RC的USB与PC连不通芯片可以认到,D+加了1.5k上拉,D+,D-匹配电阻22ohm,程序用的是最新STM32_USB-FS-Device_Lib_V3.3.0 晶振用的是6M的,程序里面时钟配置都改了,usb时钟是48M 急求高 ......
yuyu870908 stm32/stm8
EEWORLD大学堂----在EFM32GG上运行Lua脚本语言
在EFM32GG上运行Lua脚本语言:https://training.eeworld.com.cn/course/2290描述了在EFM32GG设备上运行Lua脚本语言,并通过脚本控制MCU的GPIO和Timer等。...
chenyy 嵌入式系统
使用Ultra Librarian转换成altium designer的文件出问题
我在TI的28335DSP网页下载了bxl的封装文件,然后使用Ultra Librarian转换成altium designer的文件出问题,由于28335DSP原理图库是分部分的,但转换后只能出来第一部分,怎么解决这个问题啊?谢 ......
佳佳 微控制器 MCU
MSP430fr59系列库开发入门之一——GPIO操作
最近由于工作关系使用msp430,由于之前从来没有用过,很多东西都不懂,我想不如写出来,大家一起看看,有什么不对的,一起探讨。使用库开发方式。废话不多说。由于开发进度限制,选择库开发方式 ......
wanyisq 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 582  872  2865  2192  1061  44  10  23  33  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved