电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

94228FLF-T

产品描述Clock Generator, PDSO48
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小136KB,共17页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 选型对比 全文预览

94228FLF-T概述

Clock Generator, PDSO48

94228FLF-T规格参数

参数名称属性值
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
Reach Compliance Codecompliant
JESD-30 代码R-PDSO-G48
JESD-609代码e3
湿度敏感等级1
端子数量48
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装等效代码SSOP48,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
电源2.5,3.3 V
认证状态Not Qualified
表面贴装YES
温度等级COMMERCIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
Base Number Matches1

文档预览

下载PDF文档
Integrated
Circuit
Systems, Inc.
ICS94228
Programmable System Clock Chip for AMD - K7™ processor
Recommended Application:
VIA KT266 style chipset
Output Features:
1 - Differential pair open drain CPU clocks @ 2.7V
1 - Differential pair push-pull CPU clocks @ 2.5V
11 - PCI including 1 free running and 1 early @ 3.3V
1 - 48MHz, @ 3.3V fixed
1 - 24/48MHz @ 3.3V
3 - REF @ 3.3V, 14.318MHz.
Features:
Programmable output frequency.
Programmable output rise/fall time.
Programmable slew and skew control for CPUCLK,
PCICLK, AGP, REF, 48MHz and 24_48MHz.
Real time system reset output.
Spread spectrum for EMI control typically
by 7dB to 8dB, with programmable spread
percentage.
Watchdog timer technology to reset system
if over-clocking causes malfunction.
Uses external 14.318MHz crystal.
Skew Specifications:
CPU - CPU: <200ps
PCI - PCI: <500ps
CPU (early - PCI: min=1.0ns, max=2.6ns
CPU cycle to cycle jitter: <250ps
Pin Configuration
VDDREF
GND
X1
X2
AVDD48
*FS2/48MHz
*FS3/24_48MHz
GND
PCICLK_F
*SEL24_48#/PCICLK0
PCICLK1
GND
PCICLK2
PCICLK3
VDDPCI
PCICLK4
PCICLK5
PCICLK6
GND
PCICLK7
PCILCK8
PCICLK9_E
VDDPCI
SRESET#
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
REF0/FS0*
REF1/FS1*
REF_F
REF_STOP#*
AGP_STOP#*
GND
CPUCLKT0
CPUCLKC0
VDDL
CPUCLK_CST0
CPUCLK_CSC0
GND
CPU_STOP#*
PCI_STOP#*
PD#*
AVDD
AGND
SDATA
SCLK
GND
AGP2
AGP1
AGP0
VDDAGP
48-Pin 300mil SSOP
* Internal Pull-up Resistor of 120K to VDD
Block Diagram
PLL2
/2
X1
X2
XTAL
OSC
PLL1
Spread
Spectrum
2
Functionality
48MHz (1:0)
24_48MHz
FS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
FS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
2
REF (1:0)
REF_F
CPU
DIVDER
Stop
CPUCLKT0
CPUCLKC0
CPUCLK_CST0
CPUCLK_CSC0
PCICLK9_E
CPU
DIVDER
Stop
SEL24_48#
SDATA
SCLK
FS (3:0)
PD#
PCI_STOP#
CPU_STOP#
AGP_STOP#
REF_STOP#
0447E—05/07/04
Control
Logic
PCI
DIVDER
Stop
9
PCICLK (8:0)
PCICLK_F
AGP
DIVDER
Stop
3
AGP (2:0)
Config.
Reg.
SRESET#
CPU
(MHz)
233.33
220.00
210.00
200.00
190.00
180.00
170.00
150.00
140.00
120.00
110.00
66.67
200.00
166.67
100.00
133.33
ICS94228
AG P
(MHz)
77.78
73.33
70.00
66.67
76.00
72.00
68.00
75.00
70.00
60.00
66.00
66.67
66.67
66.67
66.67
66.67
PCICLK
(MHz)
38.88
36.67
35.00
33.33
38.00
36.00
34.00
37.50
35.00
30.00
33.00
33.33
33.33
33.33
33.33
33.33

94228FLF-T相似产品对比

94228FLF-T ICS94228FLF-T 94228F-T ICS94228F-T
描述 Clock Generator, PDSO48 Clock Generator, PDSO48 Clock Generator, PDSO48 Clock Generator, PDSO48
是否Rohs认证 符合 符合 不符合 不符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology)
Reach Compliance Code compliant unknown not_compliant not_compliant
JESD-30 代码 R-PDSO-G48 R-PDSO-G48 R-PDSO-G48 R-PDSO-G48
端子数量 48 48 48 48
最高工作温度 70 °C 70 °C 70 °C 70 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SSOP SSOP SSOP SSOP
封装等效代码 SSOP48,.4 SSOP48,.4 SSOP48,.4 SSOP48,.4
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH
电源 2.5,3.3 V 2.5,3.3 V 2.5,3.3 V 2.5,3.3 V
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified
表面贴装 YES YES YES YES
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL
端子形式 GULL WING GULL WING GULL WING GULL WING
端子节距 0.635 mm 0.635 mm 0.635 mm 0.635 mm
端子位置 DUAL DUAL DUAL DUAL
Base Number Matches 1 1 1 1
JESD-609代码 e3 - e0 e0
端子面层 Matte Tin (Sn) - annealed - Tin/Lead (Sn85Pb15) Tin/Lead (Sn/Pb)
【中科蓝讯AB32VG1 RISC-V板“碰上”RTT测评】ADC
本帖最后由 xiyue521 于 2021-5-16 23:33 编辑 首先使能adc后寻找设备挂载:(rt_adc_device_t)rt_device_find(ADC_DEV_NAME) 然后使能adc:rt_adc_enable(adc_dev, 0); 获取adc的 ......
xiyue521 国产芯片交流
dxp
生成pcb少了很多线...
棋迹277 PCB设计
谈谈太阳能LED路灯工作原理与设计
浅析太阳能LED路灯工作原理与设计(组图) 前言:随着世界能源危机的加剧,各国都在寻求解决能源危机的办法,一条道路是寻求新能源和可再生能源的利用;另一条是寻求新的节能技术,降低能源的 ......
探路者 LED专区
无线充电器的设计
本帖最后由 jameswangsynnex 于 2015-3-3 20:03 编辑 目前,手机、MP3和笔记本电脑等便携式电子设备进行充电主要采用的是一端连接交流电源,另一端连接便携式电子设备充电电池的传统充电方式。 ......
探路者 消费电子
引脚重映射问题
我在进行引脚重映射的时候发现这样两个问题: 1.引脚被重映射后还能不能作为GPIO使用? 2.引脚被重映射后还能不能作为其他的复用功能使用? 比方说,我设置TIM2_REMAP为10,这样CH1映 ......
已注册 stm32/stm8
如何给ZigBee的mac层数据打上时间戳
wsn方面的小白。现在实验室有一套传感器节点,已经算组网成功,可以运行而且采集数据。但是现在要搞时钟同步算法方面的东西。所以需要传感器采集的带有时间的数据作为样本进行研究。现在就卡在 ......
王滨滨滨滨 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1735  2690  2117  641  2260  4  28  21  56  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved