电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PF2LUN-800C50-256-56R

产品描述DRAM
产品类别存储    存储   
文件大小166KB,共2页
制造商Pacific Force Technology Ltd
下载文档 详细参数 选型对比 全文预览

PF2LUN-800C50-256-56R概述

DRAM

PF2LUN-800C50-256-56R规格参数

参数名称属性值
厂商名称Pacific Force Technology Ltd
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
240-PIN UNBUFFERED DDR2 SDRAM DIMM
FEATURES
240-Pin Unbuffered Dual-In-Line Memory Module
Capacity: 256MB, 512MB, 1GB, 2GB
Maximum Data Transfer Rate: 6.40 GB/Sec
JEDEC-Standard
Power Supply: V
DD
, V
DDQ
=1.8± 0.1 V
Bi-directional Differential Data-Strobe (Single-ended data-strobe is an optional feature)
64 or 72 Bit Data Bus Width without ECC or with ECC
Programmable CAS Latency (CL): 3, 4, 5(Clock)
Programmable Additive Latency (AL) : 0, 1, 2, 3 and 4(Clock)
Write Latency(WL) = Read Latency(RL) - 1
Posted /CAS
On-Die Termination (ODT)
Off-Chip Driver (OCD) Impedance Adjustment
Burst Type (Sequential & Interleave)
Burst Length: 4, 8
Refresh Mode: Auto and Self
8192 Refresh Cycles / 64ms
Serial Presence Detect (SPD) with EEPROM
SSTL_18 Interface
Gold Edge Contacts
RoHS Compliant
Standard Module Height: 30mm (1.18 inch)
PERFORMANCE RANGE
Speed
Max Frequency
PC2-6400 400MHz (2.5ns@CL=5)
PC2-5300 333MHz (3.0ns@CL=5)
PC2-4200 266MHz (3.75ns@CL=4)
PC2-3200 200MHz (5.0ns@CL=3)
Document No:S_2LU800R_080318_003
Version 3.0

PF2LUN-800C50-256-56R相似产品对比

PF2LUN-800C50-256-56R PF2LUE-800C50-256-58R
描述 DRAM DRAM
厂商名称 Pacific Force Technology Ltd Pacific Force Technology Ltd
Reach Compliance Code unknown unknown
Base Number Matches 1 1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1204  567  2731  18  930  33  53  5  15  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved