电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

2SK3318

产品描述Silicon N-channel power MOSFET
产品类别分立半导体    晶体管   
文件大小132KB,共3页
制造商Panasonic(松下)
官网地址http://www.panasonic.co.jp/semicon/e-index.html
下载文档 详细参数 全文预览

2SK3318概述

Silicon N-channel power MOSFET

2SK3318规格参数

参数名称属性值
是否无铅不含铅
包装说明FLANGE MOUNT, R-PSFM-T3
Reach Compliance Codeunknow
雪崩能效等级(Eas)112.5 mJ
配置SINGLE WITH BUILT-IN DIODE
最小漏源击穿电压600 V
最大漏极电流 (ID)15 A
最大漏源导通电阻0.46 Ω
FET 技术METAL-OXIDE SEMICONDUCTOR
JESD-30 代码R-PSFM-T3
元件数量1
端子数量3
工作模式ENHANCEMENT MODE
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式FLANGE MOUNT
极性/信道类型N-CHANNEL
最大脉冲漏极电流 (IDM)60 A
认证状态Not Qualified
表面贴装NO
端子形式THROUGH-HOLE
端子位置SINGLE
晶体管应用SWITCHING
晶体管元件材料SILICON
Base Number Matches1

文档预览

下载PDF文档
This product complies with the RoHS Directive (EU 2002/95/EC).
Power MOSFETs
2SK3318
Silicon N-channel power MOSFET
(0.7)
Unit: mm
15.0
±0.3
11.0
±0.2
5.0
±0.2
(3.2)
For switching
Features
Avalanche energy capability guaranteed
High-speed switching
Low ON resistance R
on
No secondary breakdown
21.0
±0.5
φ
3.2
±0.1
M
Di ain
sc te
on na
tin nc
ue e/
d
(3.5)
Solder Dip
2.0
±0.2
15.0
±0.2
2.0
±0.1
0.6
±0.2
16.2
±0.5
Absolute Maximum Ratings
T
C
=
25°C
Parameter
Symbol
V
DSS
I
D
Drain-source surrender voltage
Gate-source surrender voltage
Drain current
1.1
±0.1
Rating
600
±30
±15
±60
100
3
Unit
V
5.45
±0.3
10.9
±0.5
2
V
GSS
I
DP
P
D
V
A
A
1
3
Peak drain current
Avalanche energy capability
*
Power
dissipation
T
a
=
25°C
Channel temperature
Storage temperature
Note) *: L
=
1 mH, I
L
=
15 A, 1 pulse
Electrical Characteristics
T
C
=
25°C
±
3°C
Parameter
Symbol
V
DSS
V
th
Gate-drain surrender voltage
Diode forward voltage
Gate threshold voltage
Drain-source cutoff current
Gate-source cutoff currentt
Drain-source on resistance
Forward transfer admittance
Short-circuit forward transfer capacitance
(Common-source)
Short-circuit output capacitance
(Common-source)
Reverse transfer capacitance
(Common-source)
Turn-on delay time
Rise time
Turn-off delay time
Fall time
Channel-case heat resistance
Channel-atmosphere heat resistance
Pl
Note) Measuring methods are based on JAPANESE INDUSTRIAL STANDARD JIS C 7030 measuring methods for transistors.
Publication date: November 2004
SJG00040AED
ea
s
ht e v
tp is
:// it
pa fo
na llo
so win
ni g
c. U
co R
.jp L a
/s bo
em u
ic t la
on te
/e st
-in in
de for
x. ma
ht t
m ion
l
.
EAS
112.5
mJ
W
1: Gate
2: Drain
3: Source
TOP-3F-A1 Package
Internal Connection
D
T
ch
150
°C
°C
T
stg
−55
to
+150
G
S
Conditions
Min
600
Typ
Max
−1.5
4
10
Unit
V
I
D
=
1 mA, V
GS
=
0
V
DSF
I
DSS
I
DR
=
15 A, V
GS
=
0
V
V
V
DS
=
25 V, I
D
=
1 mA
V
DS
=
480 V, V
GS
=
0
V
GS
= ±30
V, V
DS
=
0
2
µA
µA
S
I
GSS
±1
R
DS(on)
Y
fs
C
iss
V
GS
=
10 V, I
D
=
7.5 A
0.33
10
0.46
V
DS
=
25 V, I
D
=
7.5 A
6
V
DS
=
20 V, V
GS
=
0, f
=
1 MHz
3 500
340
50
pF
pF
C
oss
C
rss
pF
ns
ns
ns
ns
1.25
41.7
°C/W
°C/W
t
d(on)
t
r
t
d(off)
t
f
R
th(ch-c)
R
th(ch-a)
V
DD
= 150 V, I
D
= 7.5 A
R
L
= 20
Ω,
V
GS
= 10 V
40
55
310
70
1
问关于逆变器用PFC的保护电路设计?
最近做一个逆变器用1200W PFC 用UC3854加无源无损吸收,有两个问题: 一、PFC一般要加什么保护,其中最重要的是哪些?由于本设计电路板面积受限,拟只做输出过压,和过热保护可以否? 二、UC ......
bluesskkyy 电源技术
车载领域有谁在用瑞萨的MCU和SOC呀?
各位,有志同道合朋友请留言,一起来讨论讨论。 ...
zoezou 瑞萨MCU/MPU
有关nandflash驱动的问题,谢谢达人赐教!
NANDFlash驱动的MDD+PDD+FMD架构中MSDN有下面这样一段内容(关于分区): The new flash model replaces the MSPART driver and MBR format with a flash partition driver designed specifi ......
78900 嵌入式系统
quartus原理图输入法设计 只选择输出端口的部分位
本帖最后由 调戏、和尚/ 于 2015-7-21 19:41 编辑 bg8.png 在用 quartus原理图输入法设计 请问 如何才能只选择输出端口的部分位 而不是全部 ......
调戏、和尚/ FPGA/CPLD
试试如何发帖
试试如何发帖...
yimengliang 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1314  941  2659  205  1990  27  19  54  5  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved