电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC273PW

产品描述Flip Flops OCT D F/F POS EDGE W/RESET
产品类别逻辑    逻辑   
文件大小777KB,共17页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74LVC273PW在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC273PW - - 点击查看 点击购买

74LVC273PW概述

Flip Flops OCT D F/F POS EDGE W/RESET

74LVC273PW规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码TSSOP
包装说明TSSOP, TSSOP20,.25
针数20
Reach Compliance Codeunknown
ECCN代码EAR99
Is SamacsysN
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G20
JESD-609代码e4
长度6.5 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Sup125000000 Hz
最大I(ol)0.024 A
湿度敏感等级1
位数8
功能数量1
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP20,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
包装方法TUBE
峰值回流温度(摄氏度)260
电源3.3 V
传播延迟(tpd)11.2 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)2.7 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度4.4 mm
最小 fmax125 MHz
Base Number Matches1

文档预览

下载PDF文档
74LVC273
Octal D-type flip-flop with reset; positive-edge trigger
Rev. 6 — 31 December 2012
Product data sheet
1. General description
The 74LVC273 has eight edge-triggered, D-type flip-flops with individual Dn inputs and
Qn outputs. The common clock (CP) and master reset (MR) inputs load and reset (clear)
all flip-flops simultaneously. The state of each Dn input, one set-up time before the
LOW-to-HIGH clock transition, is transferred to the corresponding output (Qn) of the
flip-flop. All outputs will be forced LOW independently of clock or data inputs by a LOW
voltage level on the MR input.
The device is useful for applications where the true output only is required and the clock
and master reset are common to all storage elements.
2. Features and benefits
Wide supply voltage range from 1.2 V to 3.6 V
Inputs accept voltages up to 5.5 V
CMOS low power consumption
Direct interface with TTL levels
Output drive capability 50
transmission lines at +85
C
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C

74LVC273PW相似产品对比

74LVC273PW 74LVC273D112
描述 Flip Flops OCT D F/F POS EDGE W/RESET Flip Flops 3.3V OCTAL POS DTYPE
奖品收到
参加 《深入理解Altera FPGA应用设计》书友会讨论第二期:进来随便聊聊状态机~ - FPGA/CPLD - 电子工程世界-论坛 - https://bbs.eeworld.com.cn/thread-476154-1-1.html 活动获得了作者的新书 ......
suoma FPGA/CPLD
仿真就是没有在实际目标系统内运行代码!!!??
我的目标半是自己做的 仿真时候怎么是这样呢? 难道是虚拟的运行嘛 http://bbs.21ic.com/upfiles/img/200710/20071020191753446.jpg...
hyhjjg DSP 与 ARM 处理器
各位仁兄有没有ttytest.c的源程序阿?
各位仁兄有没有ttytest.c的源程序阿? 能不能发我一份 谢谢了 tiplinky2002@yahoo.com.cn...
tyf8888 嵌入式系统
跑步遇见最美的你
本帖最后由 mzb2012 于 2017-9-24 23:05 编辑 跑步是一种修行,奔跑中遇见美丽的风景 static/image/hrline/4.gif 河边耍起来 322798 static/image/hrline/4.gif 绿道走起 322799 ......
mzb2012 聊聊、笑笑、闹闹
弱弱的问一下:请问C6713和C6713B有什么区别?
请问C6713和C6713B有什么区别?还有就是GDP,PYP等后缀是什么意思?...
aideyuyan 模拟与混合信号
protel99se教程
求 protel99se教程和练习题...
zengpeipei PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 262  2638  2918  625  1257  36  47  59  5  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved