电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC273D112

产品描述Flip Flops 3.3V OCTAL POS DTYPE
产品类别半导体    逻辑   
文件大小777KB,共17页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74LVC273D112在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC273D112 - - 点击查看 点击购买

74LVC273D112概述

Flip Flops 3.3V OCTAL POS DTYPE

74LVC273D112规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
NXP(恩智浦)
产品种类
Product Category
Flip Flops
RoHSDetails
Number of Circuits1
Logic FamilyLVC
Logic TypeD-Type Edge Triggered Flip-Flop
PolarityNon-Inverting
Input TypeSingle-Ended
传播延迟时间
Propagation Delay Time
6 ns at 3.3 V
High Level Output Current- 24 mA
电源电压-最小
Supply Voltage - Min
1.2 V
电源电压-最大
Supply Voltage - Max
3.6 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 125 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
SOT-163
系列
Packaging
Tube
高度
Height
2.45 mm
长度
Length
13 mm
Quiescent Current100 nA
宽度
Width
7.6 mm
Number of Input Lines8
Number of Output Lines8
NumOfPackaging1
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
Reset TypeMaster Reset
工厂包装数量
Factory Pack Quantity
1520

文档预览

下载PDF文档
74LVC273
Octal D-type flip-flop with reset; positive-edge trigger
Rev. 6 — 31 December 2012
Product data sheet
1. General description
The 74LVC273 has eight edge-triggered, D-type flip-flops with individual Dn inputs and
Qn outputs. The common clock (CP) and master reset (MR) inputs load and reset (clear)
all flip-flops simultaneously. The state of each Dn input, one set-up time before the
LOW-to-HIGH clock transition, is transferred to the corresponding output (Qn) of the
flip-flop. All outputs will be forced LOW independently of clock or data inputs by a LOW
voltage level on the MR input.
The device is useful for applications where the true output only is required and the clock
and master reset are common to all storage elements.
2. Features and benefits
Wide supply voltage range from 1.2 V to 3.6 V
Inputs accept voltages up to 5.5 V
CMOS low power consumption
Direct interface with TTL levels
Output drive capability 50
transmission lines at +85
C
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C

74LVC273D112相似产品对比

74LVC273D112 74LVC273PW
描述 Flip Flops 3.3V OCTAL POS DTYPE Flip Flops OCT D F/F POS EDGE W/RESET

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1858  546  1055  238  2532  42  56  25  34  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved