电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

MAX3950EGK

产品描述+3.3V, 10.7Gbps 1:16 Deserializer with LVDS Outputs
产品类别无线/射频/通信    电信电路   
文件大小209KB,共9页
制造商Maxim(美信半导体)
官网地址https://www.maximintegrated.com/en.html
下载文档 详细参数 选型对比 全文预览

MAX3950EGK概述

+3.3V, 10.7Gbps 1:16 Deserializer with LVDS Outputs

MAX3950EGK规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码QFN
包装说明10 X 10 MM, 0.90 MM HEIGHT, QFN-68
针数68
Reach Compliance Code_compli
应用程序SONET;SDH
JESD-30 代码S-XQCC-N68
JESD-609代码e0
长度10 mm
湿度敏感等级3
功能数量1
端子数量68
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料UNSPECIFIED
封装代码HVQCCN
封装等效代码LCC68,.4SQ,20
封装形状SQUARE
封装形式CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE
峰值回流温度(摄氏度)245
电源3.3 V
认证状态Not Qualified
座面最大高度0.9 mm
最大压摆率0.35 mA
标称供电电压3.3 V
表面贴装YES
技术BIPOLAR
电信集成电路类型ATM/SONET/SDH SERIAL TO PARALLEL/PARALLEL TO SERIAL CONVERTER
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式NO LEAD
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度10 mm
Base Number Matches1

MAX3950EGK相似产品对比

MAX3950EGK MAX3950
描述 +3.3V, 10.7Gbps 1:16 Deserializer with LVDS Outputs +3.3V, 10.7Gbps 1:16 Deserializer with LVDS Outputs
MBed又要有新成员了
[i=s] 本帖最后由 dcexpert 于 2015-1-15 09:29 编辑 [/i]昨天在MBed网站的Platform上,看到又增加了新的东西:[b][size=5]mbed K20DX128 BOOTLOADER[/size][/b][align=center][img]https://developer.mbed.org/media/cache/platforms/250x230xd...
dcexpert 单片机
逆向思维模式在FPGA设计中应用
[align=left]对于IT相关从业人员来说,看别人代码是必不可少的磨难。在学习阶段,我们经常需要从书上看别人的代码以吸取宝贵经验,这是相当枯燥无趣的过程,也时常无法领会作者的意图。在实际工作中,不可避免的出现需要接手做到一半的项目或是团队合作的项目,这时候就必须看以前的工程师的代码。如果说看书上的代码用痛苦来形容的话,那么这种情况时遇到代码不够规范或者设计不合理,简直就是苦不堪言。还有一些神...
guyu_1 FPGA/CPLD
请问批处理中的%%f是什么意思?
在批处理文件中看到了%%f, 查了一下,表示%f,可是查不到%f表示什么意思。。还有一个就是有一句话是这样的set progs=!progs!请问这个如何理解呢请问有熟悉的吗?出现在如下的批处理中setlocal enabledelayedexpansionfor %%f in (program\*.*) do @if not %%f==program\bt.c if not %%f==progr...
yanandren TI技术论坛
【瑞萨电子MCU套件免费试用】+调试串口乱码问题解决
[i=s] 本帖最后由 IC爬虫 于 2014-8-28 13:44 编辑 [/i]前几天遇到的调试串口是乱码的问题解决了,这要感谢[size=4][color=#ff0000][b]@johnrey[/b][/color][/size] ,是他告诉我解决的方法的,为了方便后面的可能会遇到这个问题的网友,这里做一下总结。在程序初始化串口设置函数void SAU_Init(void),将下图中的红框...
IC爬虫 瑞萨电子MCU
Altium Designer的PCB文件转Geber的方法
[align=left][font=宋体]上周看到有坛友问[/font]AD[font=宋体]导[/font]geber[font=宋体]文件的问题,所以打算这周就来介绍下[/font]AD[font=宋体]转[/font]geber[font=宋体]的方法。[/font][/align][align=left][b][font=宋体]为什么要导成[/font]geber[/b][b][font=...
okhxyyo PCB设计
基于FPGA的USB2.0控制器设计
[b]摘要:[/b]介绍了一种用VHDL设计USB2.0功能控制器的方法,详术了其原理和设计思想,并在FPGA上予以实现。[b]关键词[/b]:USB VHDL FPGA在视频存储和图像宽带领域中,经常遇到实时高速数据传输的要求。2000年4月,由Intel、Microsoft、NEC、Compaq、Lucent、Phillips等公司共同制订的USB2.0(Universal Serial Bu...
程序天使 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 13  48  484  1050  1610 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved