电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

813N252BKI-09LF

产品描述Clock Synthesizer / Jitter Cleaner VCXO Jitter Atten Femtoclock Mult
产品类别半导体    模拟混合信号IC   
文件大小486KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 选型对比 全文预览

813N252BKI-09LF在线购买

供应商 器件名称 价格 最低购买 库存  
813N252BKI-09LF - - 点击查看 点击购买

813N252BKI-09LF概述

Clock Synthesizer / Jitter Cleaner VCXO Jitter Atten Femtoclock Mult

813N252BKI-09LF规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
Clock Synthesizer / Jitter Cleaner
RoHSDetails
封装 / 箱体
Package / Case
VFQFPN-32
系列
Packaging
Tray
高度
Height
1 mm
长度
Length
5 mm
宽度
Width
5 mm
Moisture SensitiveYes
工厂包装数量
Factory Pack Quantity
490

文档预览

下载PDF文档
VCXO Jitter Attenuator &
FemtoClock
®
Multiplier
813N252I-09
Datasheet
General Description
The 813N252I-09 is a PLL based synchronous multiplier that is
optimized for PDH or SONET to Ethernet clock jitter attenuation and
frequency translation. The device contains two internal frequency
multiplication stages that are cascaded in series. The first stage is a
VCXO PLL that is optimized to provide reference clock jitter
attenuation. The second stage is a FemtoClock™frequency multiplier
that provides the low jitter, high frequency Ethernet output clock that
easily meets Gigabit and 10 Gigabit Ethernet jitter requirements.
Pre-divider and output divider multiplication ratios are selected using
device selection control pins. The multiplication ratios are optimized
to support most common clock rates used in PDH, SONET and
Ethernet applications. The VCXO requires the use of an external,
inexpensive pullable crystal. The VCXO uses external passive loop
filter components which allows configuration of the PLL loop
bandwidth and damping characteristics. The device is packaged in a
space-saving 32-VFQFN package and supports industrial
temperature range.
Features
Two LVPECL output pairs
Each output supports independent frequency selection at 25MHz,
125MHz, 156.25MHz and 312.5MHz
Two differential inputs support the following input types: LVPECL,
LVDS, LVHSTL, SSTL, HCSL
Accepts input frequencies from 8kHz to 155.52MHz including
8kHz, 1.544MHz, 2.048MHz, 19.44MHz, 25MHz, 77.76MHz,
125MHz and 155.52MHz
Attenuates the phase jitter of the input clock by using a low-cost
pullable fundamental mode VCXO crystal
VCXO PLL bandwidth can be optimized for jitter attenuation and
reference tracking using external loop filter connection
FemtoClock frequency multiplier provides low jitter, high frequency
output
Absolute pull range: 50ppm
FemtoClock VCO frequency: 625MHz
RMS phase jitter @ 125MHz, using a 25MHz crystal
(12kHz – 20MHz): 0.25ps (typical) and 0.35ps (maximum)
3.3V supply voltage
-40°C to 85°C ambient operating temperature
Available in lead-free (RoHS 6) package
Pin Assignment
XTAL_OUT
XTAL_IN
nCLK0
CLK0
V
CC
nCLK1
CLK1
V
CCX
32 31 30 29 28 27 26 25
LF1
LF0
1
2
24
V
EE
23 nQB
22
21
QB
V
CCO
ISET 3
V
EE
4
CLK_SEL
V
CC
5
6
20 nQA
19 QA
18
17
9
PDSEL_2
RESERVED 7
V
EE
8
10 11 12 13 14 15 16
ODBSEL_1
ODBSEL_0
ODASEL_1
PDSEL_1
PDSEL_0
V
CC
V
CCA
V
EE
ODASEL_0
813N252I-09
32 Lead VFQFN
5mm x 5mm x 0.925mm package body
3.15mm x 3.15mm EPad
K Package
Top View
©2015 Integrated Device Technology, Inc.
1
Revision C, December 10, 2015

813N252BKI-09LF相似产品对比

813N252BKI-09LF
描述 Clock Synthesizer / Jitter Cleaner VCXO Jitter Atten Femtoclock Mult
Product Attribute Attribute Value
制造商
Manufacturer
IDT(艾迪悌)
产品种类
Product Category
Clock Synthesizer / Jitter Cleaner
RoHS Details
封装 / 箱体
Package / Case
VFQFPN-32
系列
Packaging
Tray
高度
Height
1 mm
长度
Length
5 mm
宽度
Width
5 mm
Moisture Sensitive Yes
工厂包装数量
Factory Pack Quantity
490
(单片机向)嵌入式RTOS难得的一本好资料
这书不是传统意义上的教材书,因此更加难能可贵。 他是一个从不懂操作系统到自己写操作系统的人,写的。 我无意在倒腾老旧硬盘时发现这份资料,粗粗看了开头几页。一看就是一个真正做和我们一 ......
辛昕 嵌入式系统
关于2路ADC同步采的问题
参照固件库内的DEMO来配置ADC,使ADC1和ADC2同步转换各自的一个通道,用定时器来触发,发现DMA出来的数据只有一般,即只有ADC1的数据,只是为何?...
william_lyl stm32/stm8
VHDL中arith程序包和除法问题
问各位两点问题: 1. 下面vhdl代码中为什么要使用arith程序包呢? 2. msb_sum: INTEGER :=15; 那么msb_sum /2应该等于7还是等于8呢?为什么? LIBRARY IEEE; --待例 ......
cclccl985 嵌入式系统
坛子里有多少人有房有车?
以前人们讲究五子登科,现在都要有房有车, 俺现在既没房,也没车,唯一有的就是老婆。 房子目前看来遥遥无期,车子努力一把,也许还能在未来五年买上。 坛子里有房有车的有多少人啊?...
clark 聊聊、笑笑、闹闹
NRF24E收发原理与应用
NRF24E收发原理与应用...
zzzzer16 测试/测量
锁存器和译码器的问题
设计里用了一个锁存器和一个38译码器,这两个器件单独工作都没有问题,可是连起来一起工作时就有问题了。设计如下图1仿真如图:2问题在于当CS=1时,不应该锁存啊?!!...
jingank FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1178  1588  1497  2657  2876  15  6  53  14  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved