电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVT573PW

产品描述Latches 3.3V OCTAL D TRANS LATCH 3-S
产品类别逻辑    逻辑   
文件大小912KB,共17页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 选型对比 全文预览

74LVT573PW在线购买

供应商 器件名称 价格 最低购买 库存  
74LVT573PW - - 点击查看 点击购买

74LVT573PW概述

Latches 3.3V OCTAL D TRANS LATCH 3-S

74LVT573PW规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码TSSOP
包装说明PLASTIC, TSSOP1-20
针数20
Reach Compliance Codeunknown
其他特性BROADSIDE VERSION OF 373
系列LVT
JESD-30 代码R-PDSO-G20
JESD-609代码e4
长度6.5 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大I(ol)0.032 A
湿度敏感等级1
位数8
功能数量1
端口数量2
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP20,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源3.3 V
最大电源电流(ICC)12 mA
Prop。Delay @ Nom-Sup4.3 ns
传播延迟(tpd)5.2 ns
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)2.7 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术BICMOS
温度等级INDUSTRIAL
端子面层NICKEL PALLADIUM GOLD
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度4.4 mm
Base Number Matches1

文档预览

下载PDF文档
74LVT573
3.3 V octal D-type transparent latch; 3-state
Rev. 8 — 22 November 2011
Product data sheet
1. General description
The 74LVT573 is a high-performance BiCMOS product designed for V
CC
operation at
3.3 V. This device is an octal transparent latch coupled to eight 3-state output buffers. The
two sections of the device are controlled independently by Latch Enable (LE) and Output
Enable (OE) control gates. The 74LVT573 has a broadside pinout configuration to
facilitate PC board layout and allow easy interface with microprocessors.
The data on the Dn inputs are transferred to the latch outputs when the Latch Enable (LE)
input is High. The latch remains transparent to the data inputs while LE is High, and stores
the data that is present one setup time before the High-to-Low enable transition.
The 3-state output buffers are designed to drive heavily loaded 3-state buses, MOS
memories, or MOS microprocessors. The active-Low Output Enable (OE) controls all
eight 3-state buffers independent of the latch operation.
When OE is Low, the latched or transparent data appears at the outputs. When OE is
High, the outputs are in the High-impedance “OFF” state, which means they will neither
drive nor load the bus.
2. Features and benefits
Inputs and outputs arranged for easy interfacing to microprocessors
3-state outputs for bus interfacing
Common output enable control
TTL input and output switching levels
Input and output interface capability to systems at 5 V supply
Bus hold data inputs eliminate need for external pull-up resistors to hold unused inputs
Live insertion and extraction permitted
No bus current loading when output is tied to 5 V bus
Power-up reset
Power-up 3-state
Latch-up protection
JESD78 class II exceeds 500 mA
ESD protection:
HBM JESD22-A114E exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
Specified from
40 C
to +85
C

74LVT573PW相似产品对比

74LVT573PW 74LVT573DB
描述 Latches 3.3V OCTAL D TRANS LATCH 3-S Latches 3.3V OCTAL D TRANS LATCH 3-S
是否无铅 不含铅 不含铅
是否Rohs认证 符合 符合
厂商名称 NXP(恩智浦) NXP(恩智浦)
零件包装代码 TSSOP SSOP2
包装说明 PLASTIC, TSSOP1-20 PLASTIC, SSOP2-20
针数 20 20
Reach Compliance Code unknown unknown
其他特性 BROADSIDE VERSION OF 373 BROADSIDE VERSION OF 373
系列 LVT LVT
JESD-30 代码 R-PDSO-G20 R-PDSO-G20
JESD-609代码 e4 e4
长度 6.5 mm 7.2 mm
负载电容(CL) 50 pF 50 pF
逻辑集成电路类型 BUS DRIVER BUS DRIVER
最大I(ol) 0.032 A 0.032 A
湿度敏感等级 1 1
位数 8 8
功能数量 1 1
端口数量 2 2
端子数量 20 20
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
输出特性 3-STATE 3-STATE
输出极性 TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP SSOP
封装等效代码 TSSOP20,.25 SSOP20,.3
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度) 260 260
电源 3.3 V 3.3 V
最大电源电流(ICC) 12 mA 12 mA
Prop。Delay @ Nom-Sup 4.3 ns 4.3 ns
传播延迟(tpd) 5.2 ns 5.2 ns
认证状态 Not Qualified Not Qualified
座面最大高度 1.1 mm 2 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 2.7 V 2.7 V
标称供电电压 (Vsup) 3.3 V 3.3 V
表面贴装 YES YES
技术 BICMOS BICMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD
端子形式 GULL WING GULL WING
端子节距 0.65 mm 0.65 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 30 30
宽度 4.4 mm 5.3 mm
Base Number Matches 1 1
【TI首届低功耗设计大赛】低通滤波器设计
之前的帖子呢,讲了如何设计50Hz Notch Filter,用的是Matlab中FDATool得到的参数来代入计算。这就有个问题,matlab可不像App,随时都能安装的。如果能自己完成参数的计算就最好了。终于,发现 ......
lonerzf 微控制器 MCU
关于C2000芯片的FLASH锁死
FLASH锁死了这是为什么,有没有办法解锁。为什么会有类似下面这几种报错: Read status value 0x0001 from symbol PRG_status(24x系列) ADC Calibration not complete, check if device is un ......
Aguilera 微控制器 MCU
北京2008安防展上的新动向---2
2、红外、激光、黑光等夜视手段已被广采用,真正的实现了从雾天到星光直至漆黑环境下的视频监控。不过价格昂贵,非特殊场合的工程难以推广。...
ssbrida 工业自动化与控制
疑问关于论坛中是否缺少这样一个版块
疑问关于论坛中是否缺少这样一个版块,一个帮助大家解决在使用论坛过程中遇到问题的版块。 在论坛里面,我发现遇到什么器件不会用,专业知识不会的话,都可以到专门的版块发帖提问,只是有时候 ......
Sur 为我们提建议&公告
有人有Orcad的原理图和PCB文件吗?
再写一篇文章,需要用到源文件,哪位大神有的,请提供一下 ...
仙人球笨笨 PCB设计
大家好哦!我是小朱,请多多关照啊!
我是常德妹子,在学习软件开发,暂时不能和各位相提并论拉,希望大家多多关照啊! ...
samhesam 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 170  21  1744  580  1353  36  9  22  7  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved