电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

KMM366S1623CT-GL

产品描述PC100 SDRAM MODULE Preliminary
产品类别存储    存储   
文件大小99KB,共10页
制造商SAMSUNG(三星)
官网地址http://www.samsung.com/Products/Semiconductor/
下载文档 详细参数 选型对比 全文预览

KMM366S1623CT-GL概述

PC100 SDRAM MODULE Preliminary

KMM366S1623CT-GL规格参数

参数名称属性值
厂商名称SAMSUNG(三星)
包装说明DIMM, DIMM168
Reach Compliance Codeunknow
ECCN代码EAR99
访问模式FOUR BANK PAGE BURST
最长访问时间6 ns
最大时钟频率 (fCLK)100 MHz
I/O 类型COMMON
JESD-30 代码R-XDMA-N168
内存密度1073741824 bi
内存集成电路类型SYNCHRONOUS DRAM MODULE
内存宽度64
功能数量1
端口数量2
端子数量168
字数16777216 words
字数代码16000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织16MX64
输出特性3-STATE
封装主体材料UNSPECIFIED
封装代码DIMM
封装等效代码DIMM168
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
电源3.3 V
认证状态Not Qualified
刷新周期4096
最大待机电流0.016 A
最大压摆率2 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子形式NO LEAD
端子节距1.27 mm
端子位置DUAL

文档预览

下载PDF文档
KMM366S1623CT
KMM366S1623CT SDRAM DIMM
Preliminary
PC100 SDRAM MODULE
16Mx64 SDRAM DIMM based on 8Mx8, 4Banks, 4K Refresh, 3.3V Synchronous DRAMs with SPD
GENERAL DESCRIPTION
The Samsung KMM366S1623CT is a 16M bit x 64 Synchronous
Dynamic RAM high density memory module. The Samsung
KMM366S1623CT consists of sixteen CMOS 8M x 8 bit with
4banks Synchronous DRAMs in TSOP-II 400mil package and a
2K EEPROM in 8-pin TSSOP package on a 168-pin glass-epoxy
substrate. Two 0.1uF decoupling capacitors are mounted on the
printed circuit board in parallel for each SDRAM.
The KMM366S1623CT is a Dual In-line Memory Module and is
intended for mounting into 168-pin edge connector sockets.
Synchronous design allows precise cycle control with the use of
system clock. I/O transactions are possible on every clock cycle.
Range of operating frequencies, programmable latencies allows
the same device to be useful for a variety of high bandwidth, high
performance memory system applications.
FEATURE
• Performance range
Part No.
Max Freq. (Speed)
KMM366S1623CT-G8
125MHz (8ns @ CL=3)
KMM366S1623CT-GH
100MHz (10ns @ CL=2)
KMM366S1623CT-GL
100MHz (10ns @ CL=3)
Burst mode operation
Auto & self refresh capability (4096 Cycles/64ms)
LVTTL compatible inputs and outputs
Single 3.3V
±
0.3V power supply
MRS cycle with address key programs
Latency (Access from column address)
Burst length (1, 2, 4, 8 & Full page)
Data scramble (Sequential & Interleave)
All inputs are sampled at the positive going edge of the
system clock
Serial presence detect with EEPROM
PCB :
Height (1,375mil),
double sided component
PIN CONFIGURATIONS (Front side/back side)
Pin Front Pin
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
V
SS
DQ0
DQ1
DQ2
DQ3
V
DD
DQ4
DQ5
DQ6
DQ7
DQ8
V
SS
DQ9
DQ10
DQ11
DQ12
DQ13
V
DD
DQ14
DQ15
*CB0
*CB1
V
SS
NC
NC
V
DD
WE
DQM0
Front
Pin Front Pin
DQ18
DQ19
V
DD
DQ20
NC
*V
REF
CKE1
V
SS
DQ21
DQ22
DQ23
V
SS
DQ24
DQ25
DQ26
DQ27
V
DD
DQ28
DQ29
DQ30
DQ31
V
SS
CLK2
NC
WP
**SDA
**SCL
V
DD
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
Back
V
SS
DQ32
DQ33
DQ34
DQ35
V
DD
DQ36
DQ37
DQ38
DQ39
DQ40
V
SS
DQ41
DQ42
DQ43
DQ44
DQ45
V
DD
DQ46
DQ47
*CB4
*CB5
V
SS
NC
NC
V
DD
CAS
DQM4
Pin
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
Back
DQM5
CS1
RAS
V
SS
A1
A3
A5
A7
A9
BA0
A11
V
DD
CLK1
*A12
V
SS
CKE0
CS3
DQM6
DQM7
*A13
V
DD
NC
NC
*CB6
*CB7
V
SS
DQ48
DQ49
Pin Back
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
DQ50
DQ51
V
DD
DQ52
NC
*V
REF
NC
V
SS
DQ53
DQ54
DQ55
V
SS
DQ56
DQ57
DQ58
DQ59
V
DD
DQ60
DQ61
DQ62
DQ63
V
SS
CLK3
NC
**SA0
**SA1
**SA2
V
DD
29 DQM1 57
58
CS0
30
59
31
DU
60
32
V
SS
61
33
A0
62
34
A2
63
35
A4
64
36
A6
65
37
A8
38 A10/AP 66
67
39
BA1
68
40
V
DD
69
41
V
DD
42 CLK0 70
71
43
V
SS
72
44
DU
73
45
CS2
46 DQM2 74
47 DQM3 75
76
48
DU
77
49
V
DD
78
50
NC
79
51
NC
80
52 *CB2
81
53 *CB3
82
54
V
SS
55 DQ16 83
56 DQ17 84
PIN NAMES
Pin Name
A0 ~ A11
BA0 ~ BA1
DQ0 ~ DQ63
CLK0 ~ CLK3
CS0 ~ CS3
RAS
CAS
WE
DQM0 ~ 7
V
DD
V
SS
*V
REF
SDA
SCL
SA0 ~ 2
WP
DU
NC
Function
Address input (Multiplexed)
Select bank
Data input/output
Clock input
Chip select input
Row address strobe
Column address strobe
Write enable
DQM
Power supply (3.3V)
Ground
Power supply for reference
Serial data I/O
Serial clock
Address in EEPROM
Write protection
Don′t use
No connection
CKE0 ~ CKE1 Clock enable input
* These pins are not used in this module.
**
These pins should be NC in the system
which does not support SPD.
SAMSUNG ELECTRONICS CO., Ltd. reserves the right to change products and specifications without notice.
REV. 1 June 1998

KMM366S1623CT-GL相似产品对比

KMM366S1623CT-GL PC100 KMM366S1623CT-GH KMM366S1623CT-G8
描述 PC100 SDRAM MODULE Preliminary PC100 SDRAM MODULE Preliminary PC100 SDRAM MODULE Preliminary PC100 SDRAM MODULE Preliminary
厂商名称 SAMSUNG(三星) - SAMSUNG(三星) SAMSUNG(三星)
包装说明 DIMM, DIMM168 - DIMM, DIMM168 DIMM, DIMM168
Reach Compliance Code unknow - unknow unknow
ECCN代码 EAR99 - EAR99 EAR99
访问模式 FOUR BANK PAGE BURST - FOUR BANK PAGE BURST FOUR BANK PAGE BURST
最长访问时间 6 ns - 6 ns 6 ns
最大时钟频率 (fCLK) 100 MHz - 100 MHz 125 MHz
I/O 类型 COMMON - COMMON COMMON
JESD-30 代码 R-XDMA-N168 - R-XDMA-N168 R-XDMA-N168
内存密度 1073741824 bi - 1073741824 bi 1073741824 bi
内存集成电路类型 SYNCHRONOUS DRAM MODULE - SYNCHRONOUS DRAM MODULE SYNCHRONOUS DRAM MODULE
内存宽度 64 - 64 64
功能数量 1 - 1 1
端口数量 2 - 2 2
端子数量 168 - 168 168
字数 16777216 words - 16777216 words 16777216 words
字数代码 16000000 - 16000000 16000000
工作模式 SYNCHRONOUS - SYNCHRONOUS SYNCHRONOUS
最高工作温度 70 °C - 70 °C 70 °C
组织 16MX64 - 16MX64 16MX64
输出特性 3-STATE - 3-STATE 3-STATE
封装主体材料 UNSPECIFIED - UNSPECIFIED UNSPECIFIED
封装代码 DIMM - DIMM DIMM
封装等效代码 DIMM168 - DIMM168 DIMM168
封装形状 RECTANGULAR - RECTANGULAR RECTANGULAR
封装形式 MICROELECTRONIC ASSEMBLY - MICROELECTRONIC ASSEMBLY MICROELECTRONIC ASSEMBLY
电源 3.3 V - 3.3 V 3.3 V
认证状态 Not Qualified - Not Qualified Not Qualified
刷新周期 4096 - 4096 4096
最大待机电流 0.016 A - 0.016 A 0.016 A
最大压摆率 2 mA - 2 mA 2 mA
最大供电电压 (Vsup) 3.6 V - 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V - 3 V 3 V
标称供电电压 (Vsup) 3.3 V - 3.3 V 3.3 V
表面贴装 NO - NO NO
技术 CMOS - CMOS CMOS
温度等级 COMMERCIAL - COMMERCIAL COMMERCIAL
端子形式 NO LEAD - NO LEAD NO LEAD
端子节距 1.27 mm - 1.27 mm 1.27 mm
端子位置 DUAL - DUAL DUAL
s3c2440的串口问题
我有一块S3C2440的板子,装好后通电三组串口好像短路一样,相互之间的阻值只有几十欧,用串口0连PC开机就不断输出乱码或者00 00....,本来调试串口是UART1的,即使启动时的调试信息也是通过UART ......
zhenyuxie 嵌入式系统
请教 单片机上使用开关,有抖动的问题
我现在定义了,如果P2.4是低电平则执行一个操作,使一个变量的值+1,现在我在P2.4口上接了个开关,就是那种按下去接着弹起来的按钮开关,现在按下去则P2.4是低电平,但是我发现这样有一些问题, ......
love3song 嵌入式系统
如何利用5G力量来赋能您的产品设计,这篇白皮书说透了!
本帖最后由 alan000345 于 2019-11-22 09:26 编辑 塑造万物互联的智能世界,赋能千行百业的5G时代开启了,随着5G商业试验网规模的不断扩大,你知道从技术能力上该如何做好迎接5G的准备吗?如 ......
alan000345 无线连接
模拟信号传输与模拟信号标准化
对于热工控制仪表,在设计时就应力求做到通用化和相互兼容。通用化是指同一台仪表可以来显示或控制不同的参数,尽管被测的参数千差万别,不论它们的变化范围如何,虽然所用的传感器、变送器、转 ......
zidonghua01 模拟电子
【Altera SoC体验之旅】利用System Console工具对SoC设计进行调试
利用System Console工具对SoC设计进行调试概述 传统fpga逻辑工程师要开始进行基于SoC的fpga设计,确实有一些难题。这一系列的文档大致记录下本人学习SoC开发的一些历程,根据设计文档跑了 ......
coyoo FPGA/CPLD
【GD32F310G-START】移植RT_Thread
【前言】移植RT_Thread是我的评测项目之一,具体RT_Thread的好处在这里不细说,这里详细讲述如何实现移植。 【移植】 1、将官方提供的例程GPIO_Ruing_LED文件夹复制一份备用,然后重命名0 ......
lugl4313820 GD32 MCU

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 764  749  1352  1750  2883  16  28  36  59  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved