电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571JDC000371DG

产品描述VCXO Oscillators PRGRMMBL VCXO 8 PIN 7mm x 5mm
产品类别无源元件    振荡器   
文件大小547KB,共37页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571JDC000371DG在线购买

供应商 器件名称 价格 最低购买 库存  
571JDC000371DG - - 点击查看 点击购买

571JDC000371DG概述

VCXO Oscillators PRGRMMBL VCXO 8 PIN 7mm x 5mm

571JDC000371DG规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
振荡器类型CMOS
Base Number Matches1

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 32.
Pin Assignments:
See page 31.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.5 4/14
Copyright © 2014 by Silicon Laboratories
刚刚入手学习ucosii 需要一开始就买开发板么
如果需要的话 买什么开发板 谢谢。。。...
hyminge 实时操作系统RTOS
pcb设计步骤,权威的哦
:)pcb 设计的步骤,初学者可以看看啦...
流马 PCB设计
Vicor白皮书下载——双向电源:“安静”改变世界的驱动力
活动详情>>Vicor白皮书下载——双向电源:“安静”改变世界的驱动力 白皮书简介: 采用开关技术的DC-DC功率转换是从专门的电源获取功率,然后将之稳压,供负载使用。在混动汽车、UAV、AUV等 ......
EEWORLD社区 电源技术
软件工程师的职位规划
/************************************************ *技术直接转销售还是先转技术支持再转销售好呢? ************************************************/ 我是09年毕业的,毕业的 ......
bingb 嵌入式系统
请问一下
我的程序 无法进入中断程序 可能是什么原因? 我是用的下降沿有效啊...
henbane 嵌入式系统
自激振荡和负电压产生电路的分析求大神解惑
本帖最后由 模拟123456 于 2019-1-9 13:03 编辑 自激振荡和负电压产生电路的分析求大神解惑 1.2是一个绕组,3.4是一个绕组,5.6是一个绕组,D8端有个负电源的输出,讨论一下T2的自激过程和 ......
模拟123456 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 271  1539  1862  1348  2008  47  59  40  23  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved