电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA514M000DG

产品描述CMOS/TTL Output Clock Oscillator, 514MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531UA514M000DG概述

CMOS/TTL Output Clock Oscillator, 514MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA514M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率514 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PID的调节量怎么加到控制量上去
最近做了一个PID调节的东西,第一次做PID,调试过程中有些疑问,大家说说应该怎么弄 PID的公式很好找 202463 有看公式变成代码也不难,可是这个输出的量怎么用有点儿发愁了。举个例子 ......
jishuaihu 综合技术交流
用了更好的板材,没想到DDR4却……???
作者:一博科技高速先生自媒体成员 孙宜文 今天的风儿甚是喧嚣,深南大道上车水马龙,科技园的某栋大厦内,攻城狮雷豹继上次解决了阻抗测试问题后,又做了一个很有意思的项目,背景如下: ......
yvonneGan PCB设计
请问430如何做数字滤波?
我现在使用149,AD每毫秒采集一组数据。波形中特别高的频率是没用的,怎么才能滤掉? 我在网上搜了一下,好像可以用快速傅里叶变换, 问题是430的计算能力和RAM能够做这么复杂的运算么? ......
panama 微控制器 MCU
基于PIC16C74单片机空调室内机软件的实现
单片机软件实现是单片机系统应用的重点,他是在硬件设计基础上实现程序设计的 重要环节 。单片机程序设计一般包括以下几个步骤:软件规划、流程图编制、代码编写。由于单片机 系统具有软硬件紧 ......
lorant Microchip MCU
小信号放大电路设计_TLC2652应用案例.pdf
讲得挺通俗易懂的。给大家推荐一下!...
07haoyangde 模拟电子
CC2530 zigbee模块,无线传感网络
8811388114 一、 SZ2 模块特点 l 发射功率20dBm;接收灵敏度 -104dBm (BER=10-2) l 开放频段,无需申请频点,载频频率2.4GHz。 l 高抗干扰能力和低误码率 l 基于QPSK 的调制方式,采 ......
csswxl 无线连接

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 429  2766  621  2145  38  9  56  13  44  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved