电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB1009M00DGR

产品描述LVDS Output Clock Oscillator, 1009MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB1009M00DGR概述

LVDS Output Clock Oscillator, 1009MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB1009M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1009 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
友善2410 wince Activesync与PC无法同步
我用友善2410,wince4.2下无法用Activesync与PC同步,每次只能用U盘COPY,可以肯定USB副口硬件没有问题(可以通过DNW烧程序),友善提供的映象文件NK1.bin也不能同步,自已用友善提供的BSP包PB裁剪也 ......
yytzc 嵌入式系统
挖到3个芯币了
原来我也能赶上这种好事:)...
richiefang 聊聊、笑笑、闹闹
急問RAS撥號成功後,右下角系統列沒有圖示出現
請問各位高手2個問題~~ 1.當我已經RAS撥號上去之後~~ 我的CE系統列並不知道我已經連上了~~ 請問我需要多做些什麼嗎? 2.當ras撥號成功後,我想將網路share給別人用? 我又需要做些什麼嗎 ......
leo2222 嵌入式系统
在VMware上安装Fedora9(很详细的图解)
希望对大家有用...
jacksun90 Linux开发
我的 二零一五\肆柒壹贰\Twenty Fifteen\乙未 年
其实来论坛时间不长 14年夏天参加5969的活动混入组织的 算是新兵蛋子一个 专门翻了一下老黄历 发现11年1月注册的这个账号 真是难堪,原来僵尸了这么久 开水 二零一五年 最大的收获是 ......
ljj3166 聊聊、笑笑、闹闹
仲夏狂欢,TI 博文学习季再度热力来袭!
活动详情>>仲夏狂欢,TI 博文学习季再度热力来袭! 活动时间:即日起-7月24日 活动流程: 爱阅读:点击活动页面的翻开有礼,有13张任务卡,翻开任意5张任务卡阅读博文,即开获得抽奖机 ......
EEWORLD社区 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 485  1087  1477  739  2443  47  50  49  22  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved