电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962-8869001LX

产品描述512X8 OTPROM, 220ns, CDIP24
产品类别存储    存储   
文件大小38KB,共8页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
下载文档 详细参数 选型对比 全文预览

5962-8869001LX概述

512X8 OTPROM, 220ns, CDIP24

5962-8869001LX规格参数

参数名称属性值
厂商名称Renesas(瑞萨电子)
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99
最长访问时间220 ns
JESD-30 代码R-CDIP-T24
内存密度4096 bit
内存集成电路类型OTP ROM
内存宽度8
功能数量1
端子数量24
字数512 words
字数代码512
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织512X8
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
认证状态Not Qualified
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子形式THROUGH-HOLE
端子位置DUAL
Base Number Matches1

文档预览

下载PDF文档
HM-6642
March 1997
512 x 8 CMOS PROM
Description
The HM-6642 is a 512 x 8 CMOS NiCr fusible link
Programmable Read Only Memory in the popular 24 pin,
byte wide pinout. Synchronous circuit design techniques
combine with CMOS processing to give this device high
speed performance with very low power dissipation.
On-chip address latches are provided, allowing easy
interfacing with recent generation microprocessors that use
multiplexed address/data bus structures, such as the 8085.
The output enable controls, both active low and active high,
further simplify microprocessor system interfacing by
allowing output data bus control independent of the chip
enable control. The data output latches allow the use of the
HM-6642 in high speed pipelined architecture systems, and
also in synchronous logic replacement functions.
Applications for the HM-6642 CMOS PROM include low
power handheld microprocessor based instrumentation and
communications systems, remote data acquisition and
processing systems, processor control store, and synchro-
nous logic replacement.
All bits are manufactured storing a logical “0” and can be
selectively programmed for a logical “1” at any bit location.
Features
• Low Power Standby and Operating Power
- ICCSB . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .100µA
- ICCOP . . . . . . . . . . . . . . . . . . . . . . . . . . 20mA at 1MHz
• Fast Access Time. . . . . . . . . . . . . . . . . . . . . . 120/200ns
• Industry Standard Pinout
• Single 5.0V Supply
• CMOS/TTL Compatible Inputs
• Field Programmable
• Synchronous Operation
• On-Chip Address Latches
• Separate Output Enable
Ordering Information
PACKAGE
SBDIP
SMD#
SLIM SBDIP
SMD#
CLCC
SMD#
TEMPERATURE RANGE
-40
o
C to +85
o
C
-55
o
C to +125
o
C
-40
o
C to +85
o
C
-55
o
C to +125
o
C
-40
o
C to +85
o
C
-55
o
C to +125
o
C
120ns
HM1-6642B-9
5962-8869002JA
HM6-6642B-9
5962-8869002LA
-
5962-88690023A
200ns
HM1-6642-9
5962-8869001JA
HM6-6642-9
5962-8869001LA
HM4-6642-9
5962-88690013A
PKG. NO.
D24.6
D24.6
D24.3
D24.3
J28.A
J28.A
CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.
http://www.intersil.com or 407-727-9207
|
Copyright
©
Intersil Corporation 1999
File Number
3012.1
6-1

5962-8869001LX相似产品对比

5962-8869001LX 5962-8869002JX 5962-88690023X 5962-8869001JX 5962-8869002LX 5962-88690013X
描述 512X8 OTPROM, 220ns, CDIP24 512X8 OTPROM, 140ns, CDIP 512X8 OTPROM, 140ns, CQCC 512X8 OTPROM, 220ns, CDIP24 512X8 OTPROM, 140ns, CDIP24 512X8 OTPROM, 220ns, CQCC
Reach Compliance Code unknown unknown unknown unknown unknown unknown
ECCN代码 EAR99 EAR99 EAR99 EAR99 EAR99 EAR99
最长访问时间 220 ns 140 ns 140 ns 220 ns 140 ns 220 ns
内存密度 4096 bit 4096 bit 4096 bit 4096 bit 4096 bit 4096 bit
内存集成电路类型 OTP ROM OTP ROM OTP ROM OTP ROM OTP ROM OTP ROM
内存宽度 8 8 8 8 8 8
功能数量 1 1 1 1 1 1
字数 512 words 512 words 512 words 512 words 512 words 512 words
字数代码 512 512 512 512 512 512
工作模式 ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS ASYNCHRONOUS
最高工作温度 125 °C 125 °C 125 °C 125 °C 125 °C 125 °C
最低工作温度 -55 °C -55 °C -55 °C -55 °C -55 °C -55 °C
组织 512X8 512X8 512X8 512X8 512X8 512X8
封装主体材料 CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED
封装形式 IN-LINE IN-LINE CHIP CARRIER IN-LINE IN-LINE CHIP CARRIER
并行/串行 PARALLEL PARALLEL PARALLEL PARALLEL PARALLEL PARALLEL
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V 4.5 V
标称供电电压 (Vsup) 5 V 5 V 5 V 5 V 5 V 5 V
表面贴装 NO NO YES NO NO YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 MILITARY MILITARY MILITARY MILITARY MILITARY MILITARY
端子形式 THROUGH-HOLE THROUGH-HOLE NO LEAD THROUGH-HOLE THROUGH-HOLE NO LEAD
端子位置 DUAL DUAL QUAD DUAL DUAL QUAD
Base Number Matches 1 1 1 1 1 1
JESD-30 代码 R-CDIP-T24 R-XDIP-T24 - R-CDIP-T24 R-CDIP-T24 -
端子数量 24 24 - 24 24 -
封装形状 RECTANGULAR RECTANGULAR - RECTANGULAR RECTANGULAR -
老问题 OEMInit执行完就挂了
搜索了老帖,但是我却还没解决,在这里在寻求一下,想知道这个一般是什么情况引起的。 我是用uboot下载nk.nb0到30200000运行,没有通过EBOOT,不知道是否是不是这个原因。 在KernelFindMe ......
ccxida 嵌入式系统
招聘LED电源驱动设计人员
本公司专业致力于电子元件行业10年有余,目前刚刚建立LED电源驱动项目,需要招聘相关设计人员,有意者请联系sawsales@163.com 黄先生...
sawsales LED专区
谁做过红外遥控灯的吗,发来参考一下咯
谁做过红外遥控灯的吗,发来分享一下咯,最好有仿真图和c程序的:handshake ...
罗观武 51单片机
#以拆会友#拆解——电力猫
如题,在隔壁活动得到一个电力猫 252453 ...
kk118a 以拆会友
FPGA控制两片DDR的方法总结
1。两片ddr2芯片共用地址,公用cas等信号,可以把两片16bit的ddr2芯片当做一片32bit的ddr2芯片使用 2。调用两个ip core 3。使用同一个IP核,可以节约逻辑资源;使用同一IP核时,可以采用字扩 ......
eeleader FPGA/CPLD
matlab机器学习(英文中字)
在本视频中,您将跟随Loren Shure快速入门机器学习算法,并了解三种类型的机器学习(聚类,分类和回归): 聚类——将一组事物分成具有不同属性的组; 分类——用于图像中的对象检测,预测性 ......
EE大学堂 大学堂专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 146  2032  517  174  812  33  38  1  22  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved