电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB352M000DGR

产品描述LVPECL Output Clock Oscillator, 352MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MB352M000DGR概述

LVPECL Output Clock Oscillator, 352MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB352M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率352 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
IBM移动硬盘问题~!(急)
大家好,我有一个IBM的移动硬盘,昨天一直好好的,我插进电脑时,发现了3个EXE文件,我就随手删掉了`还把移动硬盘里的Recycled删了``然后我没停止移动硬盘,就直接把移动硬盘从USB上取了出来```当我 ......
totoro3425 嵌入式系统
一个清华大学的Cadence教程
这个教程在网上广泛传播了。我又拿出来给大家分享一下,主要是感觉内容相对同类的介绍而言比较好,何况还是清华的牌子,不过内容大家注意更新,新的工具会有一些出入。 Cadence设计系统介绍 ......
ys3663391 FPGA/CPLD
显示器未来的展望
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 在显示器市场上,电视(TV)、个人电脑(PC)、笔记本电脑和手机四大领域占据了所有显示器市场的87%。 HDTV的发展,用户对电视的要求集中在 ......
maker 消费电子
WCE支持WinSock2吗?
如题 谢谢先...
zdh09 嵌入式系统
全新MSP430F4250开发板30元一块不包邮
MSP430F4250开发板的所有引脚全部引出,带有JATG口直接下载程序和仿真,还带有段显液晶,可以用来显示一些简单的内容,功耗更小!整个板子外形和元件请参照附图!这个板子提供原理图和PCB板图, ......
lishuchang1981 淘e淘
造个车,一起驶向诗和远方!学习 TI 汽车参考设计,参加技能小测试赢好礼!
活动详情:造个车,一起驶向诗和远方!学习 TI 汽车参考设计,参加技能小测试赢好礼! 活动时间:即日起-2018年12月14日 活动流程: 1、点击>>“【我要参与】”的按钮,填写参与信息并提 ......
EEWORLD社区 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1676  2405  1017  329  954  7  29  51  24  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved