电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA669M000DGR

产品描述LVDS Output Clock Oscillator, 669MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NA669M000DGR概述

LVDS Output Clock Oscillator, 669MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA669M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率669 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
如何讲光敏二极管的电平输入单片机?
一对收、发光敏二极管,要判断二极管间有、无遮挡,并将接受光敏二极管的状态如何输入单片机,需要进行A/D变换吗?...
liyanping 嵌入式系统
达维多夫定律
前苏联心理学家达维多夫提出达维多夫定律:没有创新精神的人永远都只能是一个执行者。只有敢为人先的人,才最有资格成为真正的先驱者 瓦西里·瓦西列维奇·达维多夫 ВасилийВаси ......
白丁 聊聊、笑笑、闹闹
用三极管电阻电容搭成的心形流水灯
七夕节的时候给女朋友做了个小玩意,60颗LED灯组成的一箭穿心流水灯,上电后红绿蓝三种颜色的图案会交替闪烁。 电路原理和效果图片见下图: 374945374941374942374943374944 ...
flyriz 模拟电子
“创新国家队”无IC设计公司入选受置疑
 随着系统级芯片(SoC)时代的到来,核心IC的功能越来越强大,在整机系统中所占比重越来越大,核心IC设计和系统设计趋于重合。也就是说,随着SoC所需要的外围电路越来越少,整机产品技术创新主要 ......
fighting FPGA/CPLD
谁有13年国赛倒立摆的程序
最近研究PID控制倒立摆,但是学的有点蒙,有没有大神发一个倒立摆的程序让我学习学习,或者给个思路,怎么用PID控制的 ...
a1043503402 单片机
有关USB等的几个简单问题
目标机平台是PXA270+WINCE5.0。 1、目标机可以识别U盘,可以从U盘拷贝文件至目标机,也可以从PC机拷贝文件至U盘,但是无法从目标机拷贝文件至U盘,没有出现文件拷贝进度条,进入假死状态,拔 ......
reggie0210 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2908  799  682  2120  1363  33  14  8  12  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved