电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA1348M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1348MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531QA1348M00DG概述

CMOS/TTL Output Clock Oscillator, 1348MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA1348M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1348 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
摘抄的关于开漏级的原理及应用
在电路设计时我们常常遇到开漏(opendrain)和开集(opencollector)的概念。本人虽然在念书时就知道其基本的用法,而且在设计中并未遇的过问题。但是前两天有位同事向我问起了这个概念。我忽然 ......
babyjiejie 电源技术
各位老兄,一起收集较好的嵌入式论坛(ARM,DSP,FPGA,单片机都行)
我先来 eeworld 硬件嵌入式板块,自是不用说了,俺就是在这里成长的。 www.armce.com/bbs——这个专门wince的,我感觉也不错,里面收藏了很多原创和非原创工具 驱动开发网w ......
spirit_only ARM技术
电气知识大全
电气知识大全分享 ...
缥缈轮回 模拟电子
关于TMS570LS3137的LWIP移植中_enable_FIQ()问题
各位高手: 本人刚刚入手TMS570LS3137 HDK开发板,在研究HAGCoGEN中提供的LWIP Demonstration v00.03.00的文件内容, 其中lwip_main.c文件中有一行_enable_FIQ()。那位同仁知道_enable_ ......
yueyuanlong232 微控制器 MCU
.tcf格式的文件作用是什么?
刚接触CCS,创建一个工程的时候里面的.tcf格式的文件作用是什么啊?知道的给简单说说吧...
诗意的吹拂 DSP 与 ARM 处理器
EVB打包程序,急需~~
谁有EVB的打包程序啊,我下的EVB没有打包程序,编译出来的.VB程序无法在WIN CE上运行,谁能帮我做个打包程序嘛? 程序中要用到WIN CE file控件,MS CE comm控件,image控件,急需~~...
chokee 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1892  659  90  1624  400  29  55  54  34  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved