电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB665M000DGR

产品描述LVDS Output Clock Oscillator, 665MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BB665M000DGR概述

LVDS Output Clock Oscillator, 665MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB665M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率665 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
单片机二十年:差距依然明显
今年恰逢全国性单片机与嵌入式系统学术组织暨大型学术交流活动20周年纪念,也标志着中国嵌入式系统与单片机技术的系统性研究走过了20个年头,在这20年的历程中,中国单片机行业取得了长足的进步 ......
呱呱 单片机
求CPU源码
哪位大虾可以告诉我哪可以下到16位或32位CPUvhdl源代码...
zldzjzldh 嵌入式系统
各位哒人,帮个忙,毕业设计!!
我的毕业设计是基于单片机的车用数字仪表,只需要能测车速和里程,然后就是要一个显示模块。单片机的型号是MCS-51 AT89C51 有哪位高手能留点东西给我吗??感激不尽!!...
yongle_2005 嵌入式系统
发个可以烧写51和AVR的下载线!!
资料在我的网盘上。请点击下面的链接下载~~pcb文件:http://tel1.chucangshi.com/pick.aspx?code=2003451393双龙烧写软件:http://tel1.chucangshi.com/pick.aspx?code=1575385367我的共享空间 ......
huchuan987 51单片机
败了一个树莓派3,做小型GIT服务器
因为linux/android方面的源码库都比较大,直接本机拉取比较浪费时间,所以准备在内网搭建一个低功耗的GIT服务器。一可以提供私有GIT仓库,二是做某些大仓库的镜像,方便局域网内共享。 ......
le062 DIY/开源硬件专区
关于DSP2812的学习
对于初学者如何才能快速掌握学习DSP的方法呢,是不是必须通过DSP开发板去学习TI公司的例子呢?现在很无助,希望各位高手指点,我的qq是757303198,期望有高手赐教...
qlb DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2640  2819  607  221  1163  10  30  17  34  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved