电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HSP48410GM-25/883

产品描述24-BIT, DSP-HISTOGRAM PROCESSOR, CPGA84, PGA-84
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小86KB,共10页
制造商Intersil ( Renesas )
官网地址http://www.intersil.com/cda/home/
下载文档 选型对比 全文预览 文档解析

HSP48410GM-25/883概述

24-BIT, DSP-HISTOGRAM PROCESSOR, CPGA84, PGA-84

文档解析

这份文档是Intersil公司生产的HSP48410/883型号的Histogrammer/Accumulating Buffer集成电路的数据手册。以下是一些值得关注的技术信息:

  1. 产品用途:该集成电路主要用于图像和信号分析,具有1024x24的内存阵列配置,相当于10位像素分辨率和4k x 4k的图像尺寸,且无溢出可能。

  2. 功能特点

    • 支持4-Histogramming。
    • 能够生成并存储累积分布函数,用于直方图均衡化应用。
    • 包括Bin累加、查找表(LUT)、24位延迟内存以及延迟和减法模式。
  3. 操作模式:包括异步快速清除引脚,可在所有操作模式下执行单周期重置。

  4. 接口:具有完全异步的接口,包括专用的读写引脚和地址端口,与系统时钟异步,允许对直方图内存阵列进行随机访问。

  5. 电气规格:包括逻辑电平输入电压、时钟输入电压、输出高电平电压、输出低电平电压、输入泄漏电流、I/O泄漏电流、待机供电电流和操作功率消耗等。

  6. AC电气性能:涉及时钟周期、数据输入设置时间、数据输入保持时间、时钟到数据输出有效时间等。

  7. 环境规格:包括工作电压范围、温度范围、热阻、最大封装功率耗散和最大结温等。

  8. 封装信息:84引脚PGA封装,包括引脚布局和引脚功能描述。

  9. 绝对最大额定值:包括供电电压、输入/输出电压、ESD等级等。

  10. 质量保证:所有Intersil产品均使用ISO9000质量体系进行制造、组装和测试。

  11. 烧录电路:提供了用于测试和质量保证的烧录电路布局和信号。

  12. 版权和免责声明:Intersil保留随时更改电路设计、软件和/或规格的权利,并提醒读者在下单前验证数据手册的时效性。

  13. 芯片特性:包括芯片尺寸、金属化类型和厚度、玻璃钝化类型和厚度、最坏情况电流密度等。

文档预览

下载PDF文档
HSP48410/883
TM
Data Sheet
May 1999
FN3542.2
Histogrammer/Accumulating Buffer
The Intersil HSP48410/883 is an 84 lead Histogrammer IC
int.ended for use in image and signal analysis. The on board
memory is configured as 1024 x 24 array. This translates to
a pixel resolution of 10 bits and an image size of 4k x 4k with
no possibility of overflow.
In addition to
4-Histogramming,
the HSP48410 can generate
and store the Cumulative Distribution Function for use in
Histogram Equalization Applications. Other capabilities of
the HSP48410 include: Bin Accumulation, Look Up Table,
24-bit Delay Memory, and Delay and Subtract Mode.
A flash clear pin is available in all modes of operation and
performs a single cycle reset on all locations of the internal
memory array and all internal data paths.
The HSP48410 includes a fully asynchronous interface
which provides a means for communications with a host,
such as a microprocessor. The interface includes dedicated
Read/Write pins and an address port which are
asynchronous to the system clock. This allows random
access of the Histogram Memory Array for analysis or
conditioning of the stored data.
Features
• This Circuit is Processed in Accordance to MIL-STD-883
and is Fully Conformant Under the Provisions of
Paragraph 1.2.1.
• 10-Bit Pixel Data
• 4k x 4k Frame Sizes
• Asynchronous Flash Clear Pin
• Fully Asynchronous 16-Bit or 24-Bit Host Interface
• DC to 33MHz Clock Rate
Applications
• Histogramming
• Histogram Equalization
• Image and Signal Analysis
Ordering Information
PART NUMBER
HSP48410GM-33/883
HSP48410GM-25/883
TEMP.
RANGE (
o
C) PACKAGE
-55 to 125
-55 to 125
84 Ld PGA
84 Ld PGA
PKG.
NO.
G84.A
G84.A
Block Diagram
HISTOGRAM
MEMORY
ARRAY
MUX
DATA
IN
DATA
OUT
ADDER
DIO0-23
DIO
INTERACE
DIN0-23
PIN0-9
ADDRESS
GENERATOR
IOADD0-9
ADDRESS
1
CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.
1-888-INTERSIL or 321-724-7143
|
Intersil (and design) is a trademark of Intersil Americas Inc.
Copyright © Intersil Americas Inc. 2002. All Rights Reserved

HSP48410GM-25/883相似产品对比

HSP48410GM-25/883 HSP48410883 HSP48410/883 HSP48410GM-33/883
描述 24-BIT, DSP-HISTOGRAM PROCESSOR, CPGA84, PGA-84 24-BIT, DSP-HISTOGRAM PROCESSOR, CPGA84 24-BIT, DSP-HISTOGRAM PROCESSOR, CPGA84 24-BIT, DSP-HISTOGRAM PROCESSOR, CPGA84

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1970  726  1069  2413  325  9  59  12  53  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved