电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB732M000DG

产品描述LVDS Output Clock Oscillator, 732MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SB732M000DG概述

LVDS Output Clock Oscillator, 732MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB732M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率732 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
SPI双机通信,从机回发的数据不正确
各位大侠,谁遇到过SPI这样的通信结果:发送一串数据,第一次回收的数据前多出00 00,其他的正确,第二次发送,回收的数据数量减半,第三次发送回收到的数据之前的第一个00变成末尾数,第四次发 ......
xiaofeixia stm32/stm8
【NUCLEO-L552ZE测评】+RT-Thread移植
上周末参加了深圳RT-Thread一年一度的开发者大会,这周计划移植一个操作系统到NUCLEO-L552ZE开发板。 先说结论:系统移植失败了 keil pack里没有原生支持cortex m33的rtt包,rtt本身也没 ......
Rimas stm32/stm8
单源最短路——Dijkstara算法
 算法基本思想:每次找到离源点最近的一个顶点,然后以该顶点为中心进行扩展,最终得到源点到其余所有点的最短路径。   1、将所有的顶点分为两个部分:已知最短路程的顶点集合P和未知最短 ......
灞波儿奔 微控制器 MCU
急急急急 我在学习中遇到了dsp问题 阻碍了我学习的进程 请高手帮忙
1.C2000 DSP CPU的组成2.TMS320F2407 DSP 控制器主要特性3.C2000 DSP 的总线结构及特点4.辅助寄存器有哪些?其作用是什么?5.TMS320LF2407 DSP 的存储器结构及特点6.ADC模块的工作原理7。TMS320 ......
yaba0099 DSP 与 ARM 处理器
新来的
新来的,报道!!!!...
找兰儿 聊聊、笑笑、闹闹
一组最新各类电源产品应用手册(中文)
USB 充电用高效 AC 适配器 50% 以上占空比降压转换器下坡 (Downslope) 补偿 使用多相降压转换器的好处 涡轮加速升压 (Turbo-boost) 充电器可为 CPU 涡轮加速模式提供支持 效率高达 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 976  814  2073  1131  1213  30  34  35  25  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved