电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CPPLC1Z-A5B6-FREQ2PD

产品描述CMOS Output Clock Oscillator, 66MHz Min, 133MHz Max
产品类别无源元件    振荡器   
文件大小3MB,共5页
制造商Cardinal Components
标准
下载文档 详细参数 全文预览

CPPLC1Z-A5B6-FREQ2PD概述

CMOS Output Clock Oscillator, 66MHz Min, 133MHz Max

CPPLC1Z-A5B6-FREQ2PD规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Cardinal Components
Reach Compliance Codecompliant
其他特性TRI-STATE OUTPUT; TAPE AND REEL
最长下降时间4 ns
频率调整-机械NO
频率稳定性100%
制造商序列号CPPL
安装特点THROUGH HOLE MOUNT
最大工作频率133 MHz
最小工作频率66 MHz
最高工作温度70 °C
最低工作温度-20 °C
振荡器类型CMOS
输出负载25 pF
物理尺寸20.8mm x 13.2mm x 5.08mm
最长上升时间4 ns
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装NO
最大对称度60/40 %
Base Number Matches1

文档预览

下载PDF文档
CARDINAL
COMPONENTS
Field Programmable Blank Oscillator
within seconds
Can be programmed twice
Provides a sealed finished custom oscillator
Standard Package Options
Ultra low jitter @ 1 million samples
Power down and Tri-State options
Programmed with the PG-2000P, PG-3000 field oscillator programming instrument
Series CPPL
Part Numbering Example: CPPL C 1 L Z - A5 B6 - XX.XXXX TS
CPPL
C
1
L
Z
A5
B6
XX.XXXX
TS
OPERATING TEMP.
FREQUENCY TRI-STATE
SERIES OUTPUT PACKAGE STYLE VOLTAGE ADDED FEATURES
STABILITY
1.000~133.000 TS = Tri-State
Blank = 5V Blank = Bulk
Blank = 0°C +70°C B6 = ±100 ppm
CPPL C = CMOS 1 = Full Size
MHz
A5
= -20°C +70°C BP = ±50 ppm
T
= Tube
T = TTL 4 = Half Size
PD=PowerDwn
L = 3.3 V
+25 ppm
BR =
Z
= Tape and Reel A7
= -40°C +85°C
5 = 3.2X5 Ceramic
7 = 5X7 Ceramic
8 = PLASTIC SMD
8B = PLASTIC SMD
Specifications:
Description
Frequency Range:
Programmable to Any Discrete
Frequency
Available Stability Options:
Min
1.000
Typ
Max
133.000
Unit
MHz
-100
-50
-25
4.5
3.0
0
-20
-40
-55
5.0
3.3
100
50
25
5.5
3.6
+70
+70
+85
+125
±5
ppm
ppm
ppm
V
V
°C
°C
°C
°C
Programmable Input Voltage:
(1–133 MHz)
(1–100 MHz)
Operating Temperature
Range Options:
Storage Temperature:
Aging (PPM/Year)
Ta=25C, Vdd=5/3.3V
Programmable Output Level:
Packaging:
TTL/CMOS
Tape and Reel (1K per Reel)
Tube
Bulk Shipping
Operating Load Conditions:
Description
Vdd
C
TTL
Supply Voltage
Max Capacitive Load on outputs for TTL levels
4.5V–5.5V Vdd < 40 MH
Z
4.5V–5.5V Vdd > 40–133 MH
Z
Max Capacitive Load on outputs for CMOS levels
4.5V–5.5V Vdd, < 66 MHz
4.5V–5.5V Vdd, >66–133 MHz
3.0V–3.6V Vdd, < 40 MHz
3.0V–3.6V Vdd, >40–100 MHz
Min
3.0
Max
5.5
50
25
50
25
30
15
Unit
V
pF
pF
pF
pF
pF
pF
C
CMOS
155 Route 46 West
Wayne, NJ 07470
Rev: C-090414-11
Cardinal Components, Inc.
O-49
TEL:
(973)785-1333
E-MAIL: sales@cardinalxtal.com
WEB: http://www.cardinalxtal.com
sys/bios
毕业设计需要使用SYS/BIOS,求助BIOS方面的中文资料,谢谢各位大牛啦!希望和做过这方面的大牛交流...
zhangchenyu1202 DSP 与 ARM 处理器
吃硬还是吃软,在这两个方向上徘徊很久了
本人是通信工程专业的,在过去的一年里在一家专业做pcb设计的公司上班。通过一年专业pcb设计工作之后,pcb设计可以说已经比较专业了。却发现,这个行业不适合我,所以想换一个行业,也为换行业 ......
hantoufool 嵌入式系统
分享:[G-非接触物体尺寸形态测量] G题-福州大学-非接触物体形态测量
557640 557641 557642 557643 557644 ...
qwqwqw2088 电子竞赛
hdlc 发送BD置上Ready标志就死机,为何?
采用freescale的m8270为处理器,配置fcc1为HDLC nibble 模式,时钟为brg5。配置完成后,将/CTS管脚拉低电平,用示波器测输出管脚(txd0~txd3)有波形输出,为0x7E(HDLC flag)。 当有数据发送 ......
xiao蓝泡泡 产业风云
DIY 示波器——A/D采集+UTR0发送(前期调试)
拿到EEWORLD寄来的EK-LM3S811开发板后很激动,现在和大家共享一下我弄的一个前期调试程序: 说明:代码解压后直接烧入EK-LM3S811开发板,打开超级终端 设置波特率为9600,既可以进行双路电压采 ......
zhang5157098 微控制器 MCU
GetSystemMetrics返回值不正确
系统显示正常,但是 GetSystemMetrics(SM_CXSCREEN) GetSystemMetrics(SM_CYSCREEN) 这两个调用返回的数值都不正确 我感觉是BSP中的显示设置出现问题了 请问BSP中哪个位置的哪个参数决 ......
250200729 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 253  325  1392  1042  98  48  32  31  35  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved