电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB427M000DGR

产品描述LVPECL Output Clock Oscillator, 427MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RB427M000DGR概述

LVPECL Output Clock Oscillator, 427MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB427M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率427 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
信息网络时代的UPS供电系统
摘要:衡量互联网系统配置和设计水平高低的重要标志之一是:看它的UPS冗余供电系统是否同时具有高“可靠性”,高“可利用率”,高抗人为或自然灾害的能力及易“可管理性”。 ...
zbz0529 无线连接
单片机常用子程序
本帖最后由 paulhyde 于 2014-9-15 09:37 编辑 单片机常用子程序 ...
yang592886266 电子竞赛
STM32L073的A口驱动一问
各位大虾,我用STM32L073的A口的PA12作为输出驱动,驱动一蓝牙模块,就是相当于输出一低电平唤醒蓝牙模块,设置的推挽上拉输出,可是始终拉不低,也拉不高,输出半高不低的。后来也进行了各种输 ......
ZHANGXUEJIE stm32/stm8
带电平箝位的IR2110驱动电路
“在关断期间将栅极驱动电平箝位到零电平。在桥臂上管开通期间驱动信号使VT1导通、VT2截止,正常驱动。上管关断期间,VT1截止,VT2栅极高电平,导通,将上管栅极电位拉到低电平(三极管的饱和压 ......
平漂流 电源技术
用单片机实现乐曲的输出,急求!!
这是用单片机实现乐曲的输出程序 运行时有错误 但我已经检查不出错误了 另外一下程序也有不懂的地方,各位高手 帮帮忙 看看 如何改正 如何实现 急啊 谢了 #include #include #define ......
zxioy 嵌入式系统
招兼职GPU培训讲师
企业培训公司面向单位员工培训,长期招GPU兼职老师,一般三天左右的短周期培训,周末为主,有2人左右的小辅导,也有30人左右的培训大班,待遇优,北京,上海,成都,广州,深圳等,如您想挣点 ......
nobody133 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 229  312  1462  1780  1388  21  42  48  46  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved