电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

ADC0831BCJ

产品描述IC 1-CH 8-BIT SUCCESSIVE APPROXIMATION ADC, SERIAL ACCESS, CDIP8, 0.300 INCH, CERAMIC, DIP-8, Analog to Digital Converter
产品类别模拟混合信号IC    转换器   
文件大小545KB,共32页
制造商National Semiconductor(TI )
官网地址http://www.ti.com
敬请期待 详细参数 选型对比

ADC0831BCJ概述

IC 1-CH 8-BIT SUCCESSIVE APPROXIMATION ADC, SERIAL ACCESS, CDIP8, 0.300 INCH, CERAMIC, DIP-8, Analog to Digital Converter

ADC0831BCJ规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称National Semiconductor(TI )
包装说明0.300 INCH, CERAMIC, DIP-8
Reach Compliance Codeunknown
ECCN代码EAR99
最大模拟输入电压5 V
最小模拟输入电压
最长转换时间32 µs
转换器类型ADC, SUCCESSIVE APPROXIMATION
JESD-30 代码R-GDIP-T8
JESD-609代码e0
最大线性误差 (EL)0.2%
模拟输入通道数量1
位数8
功能数量1
端子数量8
最高工作温度85 °C
最低工作温度-40 °C
输出位码BINARY
输出格式SERIAL
封装主体材料CERAMIC, GLASS-SEALED
封装代码DIP
封装等效代码DIP8,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
认证状态Not Qualified
座面最大高度5.08 mm
最大压摆率2.5 mA
标称供电电压5 V
表面贴装NO
技术BIPOLAR
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度7.62 mm
Base Number Matches1

ADC0831BCJ相似产品对比

ADC0831BCJ ADC0838BCJ ADC0834CCJ ADC0838CCJ
描述 IC 1-CH 8-BIT SUCCESSIVE APPROXIMATION ADC, SERIAL ACCESS, CDIP8, 0.300 INCH, CERAMIC, DIP-8, Analog to Digital Converter IC 8-CH 8-BIT SUCCESSIVE APPROXIMATION ADC, SERIAL ACCESS, CDIP20, 0.300 INCH, CERAMIC, DIP-20, Analog to Digital Converter IC 4-CH 8-BIT SUCCESSIVE APPROXIMATION ADC, SERIAL ACCESS, CDIP14, 0.300 INCH, CERAMIC, DIP-14, Analog to Digital Converter IC 8-CH 8-BIT SUCCESSIVE APPROXIMATION ADC, SERIAL ACCESS, CDIP20, 0.300 INCH, CERAMIC, DIP-20, Analog to Digital Converter
是否Rohs认证 不符合 不符合 不符合 不符合
包装说明 0.300 INCH, CERAMIC, DIP-8 0.300 INCH, CERAMIC, DIP-20 DIP, DIP14,.3 DIP, DIP20,.3
Reach Compliance Code unknown unknown unknown unknown
ECCN代码 EAR99 EAR99 EAR99 EAR99
厂商名称 National Semiconductor(TI ) National Semiconductor(TI ) - National Semiconductor(TI )
最大模拟输入电压 5 V 5 V 5 V -
最长转换时间 32 µs 32 µs 32 µs -
转换器类型 ADC, SUCCESSIVE APPROXIMATION ADC, SUCCESSIVE APPROXIMATION ADC, SUCCESSIVE APPROXIMATION -
JESD-30 代码 R-GDIP-T8 R-GDIP-T20 R-GDIP-T14 -
JESD-609代码 e0 e0 e0 -
最大线性误差 (EL) 0.2% 0.2% 0.4% -
模拟输入通道数量 1 8 4 -
位数 8 8 8 -
功能数量 1 1 1 -
端子数量 8 20 14 -
最高工作温度 85 °C 85 °C 85 °C -
最低工作温度 -40 °C -40 °C -40 °C -
输出位码 BINARY BINARY BINARY -
输出格式 SERIAL SERIAL SERIAL -
封装主体材料 CERAMIC, GLASS-SEALED CERAMIC, GLASS-SEALED CERAMIC, GLASS-SEALED -
封装代码 DIP DIP DIP -
封装等效代码 DIP8,.3 DIP20,.3 DIP14,.3 -
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR -
封装形式 IN-LINE IN-LINE IN-LINE -
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED -
认证状态 Not Qualified Not Qualified Not Qualified -
座面最大高度 5.08 mm 5.08 mm 5.08 mm -
最大压摆率 2.5 mA 2.5 mA 2.5 mA -
标称供电电压 5 V 5 V 5 V -
表面贴装 NO NO NO -
技术 BIPOLAR BIPOLAR CMOS -
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL -
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) -
端子形式 THROUGH-HOLE THROUGH-HOLE THROUGH-HOLE -
端子节距 2.54 mm 2.54 mm 2.54 mm -
端子位置 DUAL DUAL DUAL -
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED -
宽度 7.62 mm 7.62 mm 7.62 mm -
Base Number Matches 1 1 1 -
充电电池简介 电池的主要性能指标
1.安全性能影响最大的是爆炸和漏液,主要与电池的内压、结构和工艺设计有关(比如安全阀失效、锂离子电池没有保护电路等)。2.容量按照IEC标准和国标规定,镍氢和镍镉电池是指在25±5℃的条件下,以0.1C充电16小时,以0.2C放电至1.0V时放出的容量。锂离子电池是指在常温的条件下,以恒流(1C)、恒压(4.2V)充电3小时,以0.2C放电至2.75V时放出的容量。容量单位:安时(Ah)或毫安时(...
songbo 电源技术
【转帖】5大方法教你降低UPS电源总故障率
[align=left][color=rgb(25, 25, 25)][font="]1、利用供电高峰充电[/font][/color][/align][align=left][color=rgb(25, 25, 25)][font="]对于UPS电源长期处于市电低电压供电或频繁停电的用户来说,为防止电池因长期充电不足而过早损坏,应充分利用供电高峰(如深夜时间)对电池充电以保证电池...
皇华Ameya360 电源技术
有关ARM寄存器的操作
最近学了下ARM7,我发现,每个寄存器都有个32位的地址。这么说,对某个寄存器的操作,其实最根本就是对这个地址操作。而寄存器的概念就是有触发器和控制门组成的数字电路。但我越是深究,疑惑就越多。比如:为什么用软件能够改变寄存器的某位的值呢?求各位讨论讨论...
laidawang ARM技术
关于单片机端口的问题
有人说单片机在驱动led灯时候,不管程序如何控制都要在单片机端口上(不只是P0口)加上下拉电阻,上电复位到程序运行总是有间隔的,如果不加电阻在这段时间内会在IO口上产生一个冲击的。从来没考虑过这个问题,只是在P0口和在驱动三极管的时候再端口加过上拉电阻,坛子里有谁深入考虑过这个问题,谁能说说自己的理解?这种冲击大概有多大,单片机端口是不是怕这种冲击,谢谢...
cqr 单片机
还是点灯程序,,请教 test bench 的写法。。。
点灯程序的 test bench ,自动生成如下代码,,请教 // Add stimulus here后面怎么写激励信号呢? 谢谢,,不要直接给实例而不说明呀,,最后说明加实例 呵呵,要不还是不懂谢谢module test; // Inputs reg clk; reg rst; reg sw0; reg sw1; reg sw2; reg sw3; // Outputs wire led0; w...
sasinop FPGA/CPLD
請問有關VIA設定
我想請問各位前輩VIA如何設定才會有交叉的圖在VIA中間如附圖...
apl500 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 255  618  900  974  1550 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved