电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB858M000BG

产品描述LVPECL Output Clock Oscillator, 858MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB858M000BG概述

LVPECL Output Clock Oscillator, 858MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB858M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率858 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
单片机编程器与DIY器材
以前买的伟纳编程器SP200S增强版的成品,因后来买了一个支持在线下载的开发箱,编程器就不用了,现在转让,只用过几次,九成新。 话多无用,上张图看看,新旧程度一看遍知,随机还有一条USB线 ......
storm1687 淘e淘
STM32 CAN的使用
大家好,新人向大家请教一个问题,望赐教。 STM32的CAN有过滤报文功能,因为我需要的报文不多,所以绝大部分报文都被我过滤掉了。 但我同时又需要知道,现在有没有被我过滤掉的报文存在,也就 ......
lihai813 stm32/stm8
关于比赛时候最终各种小模块的布局
本帖最后由 paulhyde 于 2014-9-15 03:33 编辑 听说 到时候 各种 小模块 做好了 最终要放在一个大板子 上。。该怎么合理布局呢? 布局不恰当 肯定会有一点 影响吧? 有没有什么注意的 呢? ......
HZLDIANZI 电子竞赛
DSP新人求助,怎样新建工程
看了很多教程,新建一个工程举的例子都是直接添加已经编好的程序。 现在我自己要重头开始新建工程该怎么做呢?哪些文件是每个工程都必须添加的,需要去哪找?哪些文件时需要自己编和生成的? ......
duandaobest DSP 与 ARM 处理器
Nios 从入门要精通【顶】
介绍了逻辑部分实验以及nios的基础实验,相信对学习Nios的人有很大的帮助。 本帖最后由 kongtiao8 于 2011-8-30 16:16 编辑 ]...
kongtiao8 FPGA/CPLD
74ALVC164245和s3c2440的IO直接相连,但均发热是怎么回事?
用74ALVC164245来把CPU的外部Io电平转为5V,但一上电运行程序CPU以及74ALVC164245就很烫,有短路现象,这是什么原因造成的?...
pengjin 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 216  1504  1678  1620  850  5  25  15  30  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved