电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB375M000DGR

产品描述LVPECL Output Clock Oscillator, 375MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AB375M000DGR概述

LVPECL Output Clock Oscillator, 375MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB375M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率375 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请高手用FPGA做个数据采集卡,高报酬
我要做一块数据采集卡,卡上有两个通道,分别是一个模拟输入通道和一个模拟输出通道。和计算机通讯 采用USB的方式。具体的要求如下 1.一个模拟输入通道,精度16位,最高采样率1M/s(可设置 ......
zxm198391 FPGA/CPLD
转:从长痘痘的位置看健康
侧面下颌骨的痘痘 : 在脖子和脸交界的那一圈皮肤如果长痘痘,通常是淋巴排毒不畅。 鼻头痘 : 可能是胃火过大消化系统异常。 印堂痘 : 出现在两眉正中间的痘痘 ,通常有胸闷,心律不整, ......
飘忽非寻 聊聊、笑笑、闹闹
STM32的USB问题---回执问题
在使用STM32时,PC端与STM32有自定一个规范(或者称作协议?) 在规范(协议)中,可能需要一个命令告知对方是否需要回执 想请问下: 1、若要求回执,回执一个“错误”是根据什么来决定的 ......
threevin stm32/stm8
电源管理设置:Dell? Latitude? CPx H 系列/J 系列用户指南
节能试验 一般来说,每种节能功能的设置值越低,电池的使用寿命就会越长。另一方面,设置值越高,计算机的性能就会越佳。 要评估不同设置对计算机电池的使用寿命以及软件的性能有何影响,请按以 ......
zbz0529 模拟与混合信号
凌阳模组资料
本帖最后由 paulhyde 于 2014-9-15 09:10 编辑 凌阳更多模组资料 ...
caojing 电子竞赛
哪位好心人能帮帮我 我的电脑每次关机后都不能启动
我的电脑每次关机后都不能启动显示的是(因以下文件的损坏或者丢失windows无法启动windows\system32\c_936.nis)每次装了系统后只要1关机就会出现这种情况,请问一下怎么解决啊,是不是硬盘有了 ......
win32sasser 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2220  1523  1883  1497  922  45  31  38  19  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved