电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC866M000DG

产品描述LVDS Output Clock Oscillator, 866MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NC866M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
531NC866M000DG - - 点击查看 点击购买

531NC866M000DG概述

LVDS Output Clock Oscillator, 866MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC866M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率866 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
急招ASIC开发工程师
急招ASIC开发工程师 站内短信,或回复可见 QQ1557929651 邮件或者QQ联系 简介,小公司,规模不大,上海工作 日语佳,有出国工作机会 薪资随行就市,该多少就是多少!决不含糊 :lol ...
lopopo 求职招聘
MSP430F149串口中断进两次才能清除掉中断
目前正在调试一断程序,需要要到串口接收,发现MSP430F149IPM的接收中断工作不正常,上位机发送了一字节给单片机后,总是会进两次串口接收中断。串口发送是正常的,就是接收不正常,数据是正确 ......
shijie 微控制器 MCU
硕士毕业论文选题方向
大家好,我即将开题。现在的环境的是Intel PXA270处理器,平台是wince.net 4.2 或 wince.net6.0。想请大家帮我参考个研究的方向。本来想做SDIO方面的协议驱动编写,可是觉得有点简单。USB和蓝牙 ......
hanna207 嵌入式系统
LC窄带滤波器(LC谐振放大器)
本帖最后由 RF-刘海石 于 2014-8-24 17:22 编辑 大家一看到这个标题想必就不陌生了吧。正是2011年全国大学生电子竞赛的D题,当初本人就是选得这个题目。哪年我记得貌似是唯一的一个队是专科 ......
RF-刘海石 无线连接
“玩板”+ 共享单车控制板-硬件改造2
本帖最后由 chenzhufly 于 2020-3-15 10:22 编辑 已经确定芯片工作是没问题的了,我准备继续改造这个控制板,准备接一个调试串口 和 焊接一个状态灯,效果如下: 464053 板载芯片的 ......
chenzhufly 能源基础设施
nios资料下载
31049...
sadlife1000 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 702  988  2264  2060  2409  18  12  8  11  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved