电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC58M0000DG

产品描述LVPECL Output Clock Oscillator, 58MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RC58M0000DG概述

LVPECL Output Clock Oscillator, 58MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC58M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率58 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【视频分享】MSP430智能插座——让电器能耗一目了然
简介:你想知道你的家用电器用多少电吗?想知道笔记本在工作和休眠状态下的能耗吗?本视频向你展示TI MSP430智能插座,该智能插座能够用来精确测量任何电器设备的能耗,从而帮助你更高效地利用 ......
德州仪器_视频 微控制器 MCU
祝端午安康,原来点个灯也可以这么美!
首先,祝大家端午安康,假期玩的好,吃的好,睡的好。 然后,分享个小小的工艺品,坛子里一直在说点灯,原来点灯也可以这么美。 243174 243175 243176 243177 243178 ......
soso 聊聊、笑笑、闹闹
工程师的我第一次摆地摊
先罗嗦一下介绍我目前的情况吧。    我:毕业于国内一所名牌大学,目前从事产品设计工作,是一名工程师。性格较内向,比较害羞的那种,从未销售过商品。    我老婆(我们07年结的 ......
eeleader 工作这点儿事
Sense和Source之间的电压限制
正如前面对R/2R阶梯式网络介绍的那样,HI和LO端的source和sense之间都存在5V的最大电压限制。2400并不检查实际电压是否超过了这个限制,因为每条引线上的最大电阻必须是已知的。 可以通 ......
Jack_ma 测试/测量
2009年电子竞赛报告的写作方式
本帖最后由 paulhyde 于 2014-9-15 09:38 编辑 关于电子竞赛设计报告的写作的一些要求。 ...
3120002504 电子竞赛
线性稳压器 (LDO) 实验手册
本帖最后由 qwqwqw2088 于 2020-2-26 09:15 编辑 TI 电源管理实验套件 线性稳压器 (LDO) 实验手册 (Rev. A) 460519460520TI 电源管理实验套件 线性稳压器 (LDO) 实验手册 (Rev. A) ...
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2752  407  259  902  2147  7  5  28  25  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved