电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RB1098M00DGR

产品描述LVPECL Output Clock Oscillator, 1098MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RB1098M00DGR概述

LVPECL Output Clock Oscillator, 1098MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RB1098M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1098 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于st link驱动安装总是不成功 的问题
我的电脑是WIN7的系统,下载st link驱动是从官网下的应该没有问题,但是每次安装完成就出现如图情况,正常情况 188404应该不仅端口中出现stlink 通用单行总线控制器中也应该出现stlink,应为 ......
小愤青620 stm32/stm8
2014年最后一季度的安排。
受正点原子的委托,目前正和小伙伴们全力以赴原子的m4开发板。除了正点原子的m4开发板外,最后一季度的重心会放在nxp 的lpc4357开发板这块,这块开发板具有双核的优势,性价比也非常合适,由于 ......
jorya_txj 嵌入式系统
求可二次开发的路由器 或 硬件平台
小区上网要认证,家里有两台电脑,所以没办法分别独立同时上网。 想用路由器或者适宜开发路由器的硬件平台,进行认证,永远在线,家中的计算机在通过其接入。 能直接解决问题的百分相赠! ......
baby88 嵌入式系统
解读F7大赛:致STM32 F7参赛的小伙伴们
鉴于大赛首次采用EEworld社区新赛制,特此发帖解读。以下内容有助于项目通过审核,组队成功。F7伙伴们,要认真看了~对已发布项目的,可根据建议补充;未发布的,建议按照要求发布。 本次大赛采 ......
EEWORLD社区 stm32/stm8
通用PCI扩展卡的原理与应用
通用PCI扩展卡的原理与应用 ...
zxopenljx FPGA/CPLD
Keil C51 编程软件及使用说明教程(完整版)
学习单片机必备的KEIL编程软件,配带有同步教学资料,有需要的同学可以下载来看看。地址:https://download.eeworld.com.cn/detail/fasetr/602892 ...
fasetr 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 491  2705  2036  2196  2713  14  40  26  15  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved