电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA1325M00DGR

产品描述LVDS Output Clock Oscillator, 1325MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530BA1325M00DGR概述

LVDS Output Clock Oscillator, 1325MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA1325M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1325 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
EEWORLD大学堂----TI 高精度实验室 - 输入失调电压与输入偏置电流
TI 高精度实验室 - 输入失调电压与输入偏置电流:https://training.eeworld.com.cn/course/1940 对于导致直流运算放大器输入误差的主要原因,您了解多少? ? * 了解室温下的输入电压偏移和 ......
hi5 聊聊、笑笑、闹闹
今天心情好,手册大奉送
把自己收集的手册奉献一部分,搞FPGA的可以下来看看。...
程序天使 FPGA/CPLD
求AT89C2051专用的C语言程序
早年买了厂家的产品,核心是AT89C2051,先存的程序都加了密码,坏了不少的设备,需要源程序重新烧写, 本人不会写,来这里求助,看能帮我不,我只知道周期,看下面的图。谢谢先! ...
cjl9i0 51单片机
【C2000 LaunchPad】单相交流电压+电流表__方案篇
直流信号采样比较简单。若信号电压超出AD采样范围可以分压或者用其他方式衰减信号进 AD采样,读取AD转化的结果。再进行一个简单换算就能得到信号大小。 相对于直流信号,交流 ......
ltbytyn 微控制器 MCU
msp430与sl900A的spi通信问题
哪位大神做过sl900A与msp430的通信求指导啊 ...
531937372 微控制器 MCU
KiCAD 6 快发布了,牛人整了一份与 5 的对比说明
KiCAD 6 快要发不了 (到底多近了大家也不知道 ... 大概率在今年的二季度和三季度交替时) 彼得在他的的 Blog 上公布了两者的对比,改进还是蛮多了,支持弧线和一些新的走线辅助工具等等. ......
qwqwqw2088 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2226  2553  978  2577  1804  5  44  10  42  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved