电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962G965403QXX

产品描述J-Kbar Flip-Flop, AC Series, 2-Func, Positive Edge Triggered, 2-Bit, Complementary Output, CMOS, CDFP16, CERAMIC, DFP-16
产品类别逻辑    逻辑   
文件大小193KB,共10页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962G965403QXX概述

J-Kbar Flip-Flop, AC Series, 2-Func, Positive Edge Triggered, 2-Bit, Complementary Output, CMOS, CDFP16, CERAMIC, DFP-16

5962G965403QXX规格参数

参数名称属性值
零件包装代码DFP
包装说明DFP,
针数16
Reach Compliance Codeunknown
ECCN代码3A001.A.1.A
系列AC
JESD-30 代码R-CDFP-F16
JESD-609代码e0/e4
逻辑集成电路类型J-KBAR FLIP-FLOP
位数2
功能数量2
端子数量16
最高工作温度125 °C
最低工作温度-55 °C
输出极性COMPLEMENTARY
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
传播延迟(tpd)31 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度2.921 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.6 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD/GOLD
端子形式FLAT
端子节距1.27 mm
端子位置DUAL
总剂量500k Rad(Si) V
触发器类型POSITIVE EDGE
宽度6.731 mm
Base Number Matches1

文档预览

下载PDF文档
UT54ACS109E
Radiation-Hardened
Dual J-K Flip-Flops
December 2006
www.aeroflex.com/radhard
FEATURES
0.6µm
CRH CMOS Process
- Latchup immune
• High speed
• Low power consumption
• Wide operating power supply of 3.0V to 5.5V
• Available QML Q or V processes
• 16-lead flatpack
DESCRIPTION
The UT54ACS109E is a dual J-K positive triggered flip-flop.
A low level at the preset or clear inputs sets or resets the outputs
regardless of the other input levels. When preset and clear are
inactive (high), data at the J and K input meeting the setup time
requirements are transferred to the outputs on the positive-going
edge of the clock pulse. Following the hold time interval, data
at the J and K input can be changed without affecting the levels
at the outputs. The flip-flops can perform as toggle flip-flops
by grounding K and tying J high. They also can perform as D
flip-flops if J and K are tied together.
The devices are characterized over full military temperature
range of -55°C to +125°C.
PINOUTS
16-Lead Flatpack
Top View
CLR1
J1
K1
CLK1
PRE1
Q1
Q1
V
SS
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
DD
CLR2
J2
K2
CLK2
PRE2
Q2
Q2
LOGIC SYMBOL
PRE1
J1
CLK1
K1
CLR1
PRE2
J2
(5)
(2)
(4)
(3)
(1)
(11)
(14)
(12)
(9)
Q2
(10)
Q2
S
J1
C1
K1
R
(6)
Q1
(7)
Q1
FUNCTION TABLE
INPUTS
PRE
L
H
L
H
H
H
H
H
CLR
H
L
L
H
H
H
H
H
CLK
X
X
X
L
J
X
X
X
L
H
L
H
X
K
X
X
X
L
L
H
H
X
OUTPUT
Q
H
L
H
1
L
Q
L
H
H
1
H
Toggle
No Change
H
L
CLK2
(13)
K2
(15)
CLR2
Note:
1. Logic symbol in accordance with ANSI/IEEE standard 91-1984 and
IEC Publication 617-12.
No Change
Note:
1. The output levels in this configuration are not guaranteed to meet the mini-
mum levels for V
OH
if the lows at preset and clear are near V
IL
maximum.
In addition, this configuration is nonstable; that is, it will not persist when
either preset or clear returns to its inactive (high) level.
1
仿真软件咨询
有没有人知道FPGA/CPLD怎么硬件仿真啊,就是用MAX+plush2编程生成.pof/.sof的文件,然后在用软件硬件仿真,大家知道有这样的软件吗...
eeleader FPGA/CPLD
闲话
请问大家大学时宿舍关系怎么样》 我个人认为男生可能回好一些,女生就差一些。 right?...
duxiaowen 嵌入式系统
电赛评比流程简介
本帖最后由 paulhyde 于 2014-9-15 03:29 编辑 电赛流程简介 初来咋到,给大家点见面礼物,和大家聊点开心的,没有技术含量的事情,跟大家聊聊电赛的整个比赛、评比过程以及流程。电赛 ......
干磨河 电子竞赛
Mifare标准IC 卡MF1 IC S50 功能说明书
根据ISO/IEC 14443A 标准Philips 开发了无线智能卡芯片Mifare? MF1 IC S50 这个芯片的通讯层Mifare? RF 接口遵从ISO/IEC 14443A 标准的第2 部分和第3 部分保密层security layer 使用经区域验证 ......
rain 测试/测量
炬力招聘analogdesignengineer笔试题目
炬力招聘analogdesignengineer笔试题目...
analogstudy 模拟电子
RT9293B用来做7寸屏的VGH/VGL
如题,VGH=18V VGL=-8V,这个IC能实现么 ...
jplzl10000 LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2727  1154  357  276  650  27  30  9  35  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved