电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NC675M000DGR

产品描述LVDS Output Clock Oscillator, 675MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530NC675M000DGR概述

LVDS Output Clock Oscillator, 675MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NC675M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率675 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请大侠帮忙看看vxworks hung的问题
这是一个简单的任务 while(1) { _tv.tv_sec = 0; _tv.tv_usec = time; /* If using 10000 us, then the system hang will not occur. */ res = select(0, NULL, NULL, NULL, &_tv); if (re ......
lyl19 实时操作系统RTOS
STM32F103定时器时钟不明白了
今天看到一个博客写如下: 假设 系统时钟是72Mhz,TIM1 是由PCLK2 (72MHz)得到,TIM2-7是由 PCLK1 得到 关键是设定 时钟预分频数,自动重装载寄存器周期的值 /*每1秒发生一次更新 ......
ddllxxrr stm32/stm8
51单片机串口通信的问题
上下位机没有串口协议,只是一方准备好接收,另一方就可以发送了,现在问题是接收方怎么能知道数据流已经结束呢,在这里没有结束标志符,高手们 帮我想想办法 怎么去检测?谢谢...
manly88 嵌入式系统
jlink调试经常出现could not transfer JTAG data
在裸奔的时候,用ADS调试,运行了几分钟就出现这问题了。 时间不定,有时几分钟,有时十几分钟。 但如果是烧写进NOR里面运行的话,就没有这个问题。 所以这是JLINK的问题?我都已经重新设置 ......
wangjunaza 嵌入式系统
CY7C68013-I-USB2.0开发学习板简介
USB2.0芯片为何选择CY7C68013: 1. 高性价比,通用USB2.0接口芯片中全世界市场占有量最大,国外市场占用率最大。 2. 最大4K USB端点缓冲区,可设置为双缓冲,三缓冲或四缓冲,全面支持USB2.0 ......
dz51 单片机
本人做了个时钟,单片机显示在时钟跳转到日期时出现乱码,各位大虾帮忙,小弟不胜感激
各位大虾,帮小弟找找错误,这是我的一个单片机程序,做的是一个时钟,用的ATMEL89C51单片机,显示在数码管7SEG-MPX8-CC-BLUE数码管上,但是在日期和时钟跳转时会出现乱码,而单独运行不会,其 ......
ATMEGA_007 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2254  2269  2288  566  1468  34  3  45  24  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved