电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

FX-700-DAT-PNKN-J6-C3

产品描述Converter,
产品类别无线/射频/通信    电信电路   
文件大小398KB,共8页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准
下载文档 详细参数 全文预览

FX-700-DAT-PNKN-J6-C3概述

Converter,

FX-700-DAT-PNKN-J6-C3规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Vectron International, Inc.
包装说明QCCN, LCC16,.3x.2,40
Reach Compliance Codecompliant
其他特性also works in 5v nominal supply voltage
应用程序ATM;SDH;SONET
JESD-30 代码R-CQCC-N16
JESD-609代码e4
长度7.49 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC
封装代码QCCN
封装等效代码LCC16,.3x.2,40
封装形状RECTANGULAR
封装形式CHIP CARRIER
座面最大高度2.13 mm
最大压摆率40 mA
标称供电电压3.3 V
表面贴装YES
电信集成电路类型ATM/SONET/SDH SUPPORT CIRCUIT
温度等级COMMERCIAL
端子面层Gold (Au) - with Nickel (Ni) barrier
端子形式NO LEAD
端子节距1.02 mm
端子位置QUAD
宽度5.08 mm
Base Number Matches1

文档预览

下载PDF文档
FX-700
Low Jitter Frequency Translator
FX-700
Description
The FX-700 is a crystal-based frequency translator used in communications applications where low jitter is paramount.
Performance advantages include superior jitter performance, high output frequencies and small package size. Advanced custom
ASIC technology results in a highly robust, reliable and predictable device. The device is packaged in a 16 pad ceramic package
with a hermetic seam welded lid.
Features
5.0 x 7.5 mm, Hermetically sealed SMD package
Frequency Translation to 77.760 MHz
3.3 Volt or 5.0 Volt Supply
Tri-State Output allows board test
Lock Detect
Commercial or Industrial Temp. Range
CMOS Output
Absolute Pull Range Performance to +/-100 ppm
Capable of locking to an 8 kHz pulse/BITS clock
Product is free of lead and compliant to EC RoHS Directive
Applications
Frequency Translation, Clock Smoothing
Telecom - SONET/SDH/ATM
Datacom – DSLAM, DSLAR, Access Nodes
Base Station – GSM, CDMA
Cable Modem Head End
Block Diagram
LD
(8)
C1 Charge
Pump Out
(5)
Charge
Pump
VC
OUT
(3)
VC
IN
(16)
VCXO
VCXO
OUT
(13)
FIN
(6)
÷
(1-64)
Phase
Detector
& LD
÷
(1-16384)
FOUT
(10)
V
DD
(1)
V
DB
(11)
V
DA
(2)
V
DO
(14)
VCXO
IN
(12)
TRI-STATE
(4)
GND
(7, 9)
Figure 1. Functional block diagram
Page 1 of 8
FPGA异步时钟设计中的同步策略
1 引言 基于FPGA的数字系统设计中大都推荐采用同步时序的设计,也就是单时钟系统。但是实际的工程中,纯粹单时钟系统设计的情况很少,特别是设计模块与外围芯片的通信中,跨时钟域的情况经 ......
eeleader FPGA/CPLD
这里有用DM368的吗
如题,有没有在用TI的DM36X...
sividi01 DSP 与 ARM 处理器
Helper2416-42——Git@OSC使用笔记
本帖最后由 yuanlai2010 于 2014-9-12 08:37 编辑 Git@OSC使用笔记参与Helper2416开发板助学计划心得 学习Linux这么久了,终于用上了这高大上的版本控制工具了,使用的是国内的Git@OSC, ......
yuanlai2010 嵌入式系统
如今找个真正的模拟应用工程师,容易否?
本帖最后由 dontium 于 2015-1-23 13:31 编辑 感觉大家都去搞ARM、嵌入式、物联网了,如果有公司想找个模拟应用工程师,还容易么? ...
绿茶 模拟与混合信号
IIC通信问题
本帖最后由 yuluozhishang 于 2016-5-29 13:01 编辑 本人做的是基于430F149单片机和HMC5883L芯片的磁钉磁场探测,使用四个HMC5883L芯片,模拟IIC通信时地址怎么确定?可不可以模拟两次IIC? ......
yuluozhishang 微控制器 MCU
贴片封装从底层走线
各位前辈: 贴片封装的器件在PCB设计的时候如何从底层走线?谢谢! ...
1903644155 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 622  980  2056  232  2045  10  46  49  57  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved