电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72T72105L4BB

产品描述32K X 72 OTHER FIFO, 3.6 ns, PBGA324
产品类别存储   
文件大小528KB,共53页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT72T72105L4BB概述

32K X 72 OTHER FIFO, 3.6 ns, PBGA324

IDT72T72105L4BB规格参数

参数名称属性值
功能数量1
端子数量324
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压2.62 V
最小供电/工作电压2.38 V
额定供电电压2.5 V
最大存取时间3.6 ns
加工封装描述19 X 19 MM, 1 MM PITCH, PLASTIC, BGA-324
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸GRID ARRAY
表面贴装Yes
端子形式BALL
端子间距1 mm
端子涂层TIN LEAD
端子位置BOTTOM
包装材料PLASTIC/EPOXY
温度等级INDUSTRIAL
内存宽度72
组织32K X 72
存储密度2.36E6 deg
操作模式SYNCHRONOUS
位数32768 words
位数32K
周期5 ns
输出使能Yes
内存IC类型OTHER FIFO

文档预览

下载PDF文档
2.5 VOLT HIGH-SPEED TeraSync
TM
FIFO 72-BIT CONFIGURATIONS
16,384 x 72, 32,768 x 72,
65,536 x 72, 131,072 x 72
IDT72T7285, IDT72T7295,
IDT72T72105, IDT72T72115
FEATURES:
Choose among the following memory organizations:
IDT72T7285
16,384 x 72
IDT72T7295
32,768 x 72
IDT72T72105
65,536 x 72
IDT72T72115
131,072 x 72
Up to 225 MHz Operation of Clocks
User selectable HSTL/LVTTL Input and/or Output
Read Enable & Read Clock Echo outputs aid high speed operation
User selectable Asynchronous read and/or write port timing
2.5V LVTTL or 1.8V, 1.5V HSTL Port Selectable Input/Ouput voltage
3.3V Input tolerant
Mark & Retransmit, resets read pointer to user marked position
Write Chip Select (WCS) input disables Write Port HSTL inputs
Read Chip Select (RCS) synchronous to RCLK
Programmable Almost-Empty and Almost-Full flags, each flag can
default to one of eight preselected offsets
Program programmable flags by either serial or parallel means
Selectable synchronous/asynchronous timing modes for Almost-
Empty and Almost-Full flags
Separate SCLK input for Serial programming of flag offsets
User selectable input and output port bus-sizing
- x72 in to x72 out
- x72 in to x36 out
- x72 in to x18 out
- x36 in to x72 out
- x18 in to x72 out
Big-Endian/Little-Endian user selectable byte representation
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Empty, Full and Half-Full flags signal FIFO status
Select IDT Standard timing (using
EF
and
FF
flags) or First Word
Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into high impedance state
JTAG port, provided for Boundary Scan function
Available in 324-pin (19mm x 19mm)Plastic Ball Grid Array (PBGA)
Easily expandable in depth and width
Independent Read and Write Clocks (permit reading and writing
simultaneously)
High-performance submicron CMOS technology
Industrial temperature range (–40°C to +85°C) is available
°
°
FUNCTIONAL BLOCK DIAGRAM
D
0
-D
n
(x72, x36 or x18)
WEN
WCLK/WR
WCS
LD
SEN
SCLK
INPUT REGISTER
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF
FWFT/SI
PFM
FSEL0
FSEL1
ASYW
WRITE CONTROL
LOGIC
WRITE POINTER
BE
IP
BM
IW
OW
MRS
PRS
TCK
TRST
TMS
TDO
TDI
Vref
WHSTL
RHSTL
SHSTL
CONTROL
LOGIC
BUS
CONFIGURATION
RESET
LOGIC
RAM ARRAY
16,384 x 72
32,768 x 72
65,536 x 72
131,072 x 72
FLAG
LOGIC
READ POINTER
OUTPUT REGISTER
READ
CONTROL
LOGIC
RT
MARK
ASYR
JTAG CONTROL
(BOUNDARY SCAN)
RCLK/RD
REN
RCS
HSTL I/0
CONTROL
OE
EREN
5994 drw01
Q
0
-Q
n
(x72, x36 or x18)
ERCLK
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. The TeraSync FIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
2003 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
SEPTEMBER 2003
DSC-5994/12
wince 的u盘识别及读写?
各位大侠好!小弟想请教下我现在的wince系统能在根目录下看到u盘显示为"硬盘",我想用程序来获取u盘是否插入,应该怎么做呢?我想当系统中插入u盘后就调出dialog,然后在下面具体工作,但是我不 ......
dld2 嵌入式系统
苹果公司3.45亿美元收购3D传感器公司PrimeSense
本帖最后由 jameswangsynnex 于 2015-3-3 20:01 编辑   据以色列报纸Calcalist的报道,苹果已确认以近3.45亿美元收购运动传感器开发技术公司PrimeSense。  PrimeSense的3D计算机视觉技术 ......
shzps 消费电子
【2022得捷电子创新设计大赛】桌面机器狗 物料开箱
经过漫长的等待,大赛物料漂洋过海从美国寄过来了。 但是因为疫情的原因,放置了一周才开箱。 物料有三样,k210主控板,VL53L5CX和LSM6DSO传感器。 616519 首先看看主控板,小 ......
lcdi DigiKey得捷技术专区
stm8s开读出保护之后烧录程序,之后就不能再烧录了吗?
stm8s103F2p6 开读出保护之后烧录程序,之后就不能再烧录了吗?...
banana655 stm32/stm8
用串口发送信息时,如何能够不让系统调试信息同时发送???
用EVC生成的串口程序,我已经选则了release,应该不会有系统调试信息发送啊, 为何我打开串口,发送数据(向PC发送,PC用串口调试助手接收),串口调试助手不仅接收到我发送的数据,还有一些“ ......
yhy_042 嵌入式系统
STM32的SPI接口,有没有类似于USART的TC标志?(TXE不满足要求)
就是Translate Complete标志? 我的应用是这样,用SPI给串成一串的74HC595送数据,驱动数码显示,下面是代码 while(SPI_I2S_GetFlagStatus(SPI1, SPI_I2S_FLAG_TXE) == RESET); SPI1- ......
beck21 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 557  374  957  2608  1683  12  8  20  53  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved