电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RA618M000DGR

产品描述LVPECL Output Clock Oscillator, 618MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531RA618M000DGR概述

LVPECL Output Clock Oscillator, 618MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RA618M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率618 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
坛友五一快乐,给大家带点乐子
前一段时间无聊的时候,拆了一台式电脑显示器,然而啥都看不懂,唯独惊讶希望与设计人员的精湛技术。下面附上暴力拆解后的“尸体”。希望能给大家带来点惊讶自感吧。 https://bbs.eeworld.com. ......
喵爱小鱼鱼 综合技术交流
室内运动评估系统设计
信号收发成功之后,温度、湿度实时显示应该也比较容易,不过要根据加速计和陀螺仪的数据来绘制相应运动曲线有点麻烦,在探索中逐步完善吧!...
yueyuanque 无线连接
基于FPGA的相检宽带测频系统的设计
505749 ...
至芯科技FPGA大牛 FPGA/CPLD
2017年有169天的节假休息日,PCB设计工程师你们信么?
原创 169天节假休息日,别说你不相信 板儿妹也是 于是特定上网搜了搜 26天的法定节假日是特定的事实 可是哪来的169天呢 于是就开启了数日历模式 不怕无聊你也试试 一月Jan ......
kdyhdl PCB设计
好的永磁同步电机设计方案
各位大咖: 是否有比较好的永磁同步直流电动机的设计方案和模板?比较好的细节,可有偿 ...
liuyi160 电路观察室
PCB手工不能布线
一个蓝牙模块芯片的管脚手工布线的时候,中间的那个TX3管脚就是不能布线?哪位大虾知道的告诉我下啊!谢谢!...
ben007sky2003 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2868  588  955  1721  2881  27  30  1  2  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved