电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72V3696

产品描述3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING
文件大小370KB,共39页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 选型对比 全文预览

IDT72V3696概述

3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING

文档预览

下载PDF文档
3.3 VOLT CMOS TRIPLE BUS SyncFIFO
TM
WITH BUS-MATCHING
16,384 x 36 x 2
32,768 x 36 x 2
65,536 x 36 x 2
IDT72V3686
IDT72V3696
IDT72V36106
FEATURES
Memory storage capacity:
IDT72V3686 – 16,384 x 36 x 2
IDT72V3696 – 32,768 x 36 x 2
IDT72V36106 – 65,536 x 36 x 2
Clock frequencies up to 100 MHz (6.5ns access time)
Two independent FIFOs buffer data between one bidirectional
36-bit port and two unidirectional 18-bit ports (Port C receives
and Port B transmits)
18-bit (word) and 9-bit (byte) bus sizing of 18 bits (word) on
Ports B and C
Select IDT Standard timing (using
EFA
,
EFB
,
FFA
, and
FFC
flag
functions) or First Word Fall Through Timing (using ORA, ORB,
IRA, and IRC flag functions)
Programmable Almost-Empty and Almost-Full flags; each has
five default offsets (8, 16, 64, 256 and 1024)
Serial or parallel programming of partial flags
Big- or Little-Endian format for word and byte bus sizes
Loopback mode on Port A
Retransmit Capability
Master Reset clears data and configures FIFO, Partial Reset
clears data but retains configuration settings
Mailbox bypass registers for each FIFO
Free-running CLKA, CLKB and CLKC may be asynchronous or
coincident (simultaneous reading and writing of data on a single
clock edge is permitted)
Auto power down minimizes power dissipation
Available in a space-saving 128-pin Thin Quad Flatpack (TQFP)
Pin compatible to the lower density parts, IDT72V3626/72V3636/
72V3646/72V3656/72V3666/72V3676
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
MBF1
CLKA
CSA
W/RA
ENA
MBA
LOOP
MRS1
PRS1
Mail 1
Register
Output Bus-
Matching
Input
Register
Output
Register
Port-A
Control
Logic
18
B
0
-B
17
36
RAM ARRAY
16,384 x 36
32,768 x 36
65,536 x 36
36
FIFO1,
Mail1
Reset
Logic
36
Port-B
Control
Logic
Write
Pointer
Read
Pointer
CLKB
RENB
CSB
MBB
SIZEB
FFA/IRA
AFA
FS2
FS0/SD
FS1/SEN
A
0
-A
35
EFA/ORA
AEA
FIFO1
Status Flag
Logic
Common
Port
Control
Logic
(B and C)
EFB/ORB
AEB
Programmable Flag
Offset Registers
16
FIFO2
Timing
Mode
BE
Status Flag
Logic
Read
Pointer
Write
Pointer
FIFO2,
Mail2
Reset
Logic
Input Bus-
Matching
Input
Register
18
FWFT
FFC/IRC
AFC
MRS2
PRS2
36
RT1
RTM
RT2
Output
Register
FIFO1 and
FIFO2
Retransmit
Logic
36
RAM ARRAY
16,384 x 36
32,768 x 36
65,536 x 36
Mail 2
Register
36
C
0
-C
17
CLKC
WENC
MBC
SIZEC
4676 drw01
Port-C
Control
Logic
MBF2
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. The SyncFIFO™ is a trademark of Integrated Device Technology, nc.
COMMERICAL TEMPERATURE RANGE
FEBRUARY 2009
1
DSC-4676/7
©
2009 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.

IDT72V3696相似产品对比

IDT72V3696 IDT72V36106L15PF IDT72V3686 IDT72V3686L10PF IDT72V36106 IDT72V36106L10PF IDT72V3686L15PF IDT72V3696L10PF IDT72V3696L15PF
描述 3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING 3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING 3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING 3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING 3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING 3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING 3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING 3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING 3.3 VOLT CMOS TRIPLE BUS SyncFIFOTM WITH BUS-MATCHING
EETALK——支持Windows 10的Raspberry Pi 二代你会用它来做什么?
“世界上最便宜的电脑” —— Raspberry Pi (树莓派)宣布开售(element14、 RS Components)二代版本。售价与前代 Model B+ 一样为 35 美金,性能和板载接口都有明显提升。 188019 ......
eric_wang 消费电子
谈:EDA设计领域对PLM系统的需求和管理
【 简介 】   产品生命周期管理PLM是个包含产品信息管理的广泛概念,其中产品信息包含初始市场定义,设计,原型,制造,销售,售后服务这些从产品产生到终结的所有历程。PLM系统不是一个单一 ......
fighting FPGA/CPLD
电饼铛到货,感谢瑞萨
直接写的家里的地址,前天被老爸告知到货的。感觉幸福感满满的,可以烤肉、烙饼吃了~:)...
sinde 瑞萨MCU/MPU
计算机泄密途径多 分析CPU噪音能破解加密信息
以色列魏兹曼研究院开展的一项研究初步证实,通过分析计算机芯片发出的噪音也能够破解加密信息。研究人员对计算机CPU产生的高频声波进行录音分析。他们发现,芯片在处理不同密钥加密的信息时所 ......
zzzzer16 单片机
lm5022升压模块out引脚不能输出pwm波形.......
本帖最后由 paulhyde 于 2014-9-15 03:17 编辑 150449 电路如图,Rsns用一段0.1欧的导线代替,M1用的是IFRF024N。 ...
jjjj~~~ 电子竞赛
AVR单片机 内联汇编的请教
我在读别人的程序中 有下面一段代码~~ __asm__ __volatile__ ( "1: sbiw %0,1" "\t" // 2 cycles "brne 1b" : "=w" (us) : "0" (us) // 2 cycles ); 想问一下 ......
nehc88 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1358  1636  2769  1191  1469  28  33  56  24  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved