电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC637M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 637MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DC637M000DGR概述

CMOS/TTL Output Clock Oscillator, 637MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC637M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率637 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
用单片机驱动四相步进电机的脉冲宽度怎么确定?
本帖最后由 paulhyde 于 2014-9-15 03:42 编辑 用单片机驱动四相步进电机的脉冲宽度怎么确定?我采用的六线四相步进电机#include<reg51.h>unsigned char d={0x88,0xcc,0x44,0x66,0x22,0x33 ......
liu5013 电子竞赛
561开发板
一、 主板硬件标准配置 1.BF561SKBCZ-5A (17by17) (可为急需的客户提供散片) 2.SDRAM:64M 3.NOR FLASH:16M, SPI FLASH,可跳线选择从2片NOR FLASH任意一片启动或从SPI FLASH启动,可兼 ......
lengxing 嵌入式系统
关于STM32时钟初始化的问题求助
本人新手,刚开始STM32。。。想弄明白时钟的初始化。。想先用直接操作寄存器的方法设置下。。对寄存器了解了解之后在用库函数。看了手册,也看了些历程。。对寄存器的设置基本了解了。。但是我 ......
wx837078933 stm32/stm8
散热焊盘如何均匀放置GND Via
RT,如何由图1操作到图2 ?使用过全选中GND Via -->Componlent Placement采用对齐没作用,有知道的多谢指点~ ...
dirty PCB设计
有特殊需要可定制自恢复保险丝
自恢复保险丝现有的型号可能无法满足个别客户的需要,秦晋电子可以接受客户的特殊定制,下面看看有几种需要定制的情况。 第一种定制:过流保护的特殊条件需要定制 自恢复保险 ......
fish001 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1801  1573  2361  1233  2105  26  2  33  8  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved