电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530GB118M000DG

产品描述CMOS Output Clock Oscillator, 118MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530GB118M000DG概述

CMOS Output Clock Oscillator, 118MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530GB118M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率118 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
答题有礼|罗彻斯特电子带你解锁半导体全周期难题
活动详情:罗彻斯特电子|半导体全周期解决方案提供商 电子元器件是电子信息产业的重要组成部分。众所周知,半导体元器件的生命周期中通常都会面临停产、供货紧缺以及设计变更等问题。随 ......
EEWORLD社区 综合技术交流
VB和松下PLC如何同时在线?
我用VB写了个小程序,是向松下PLC的DT100寄存器写入数据,我在测试时,如果PLC是在线编辑,则VB程序无法打开端口,因为PLC已经在使用端口了,如PLC选择离线编辑,则我无法在PLC软件中看到我所发送的数 ......
asf 工业自动化与控制
[音乐帖]蜀绣 Singer: 李宇春 Lyric:郭敬明
我眼中,这首歌起到了两大颠覆作用: 1、颠覆了对李宇春唱歌水平的偏见; 2、颠覆了对郭敬明才华的偏见。 大家不妨也听听—— 参考歌词: 芙蓉城三月雨纷纷四月绣花针 羽毛扇遥指千 ......
richiefang 聊聊、笑笑、闹闹
晶体通过电容接地的意义是什么
晶体的两端要通过电容接地,通常是18p-30p左右,请问这里电容有什么作用,参考设计上一般给出的范围是±5%,如果超出了这个范围会有影响吗? 谢谢! eeworldpostqq...
提拉米苏 电源技术
救命:CE6.0的Kitl使用问题
在网上查了很多资料,大多数是讲如何移植Kitl——真是不好意思提这个问题,哈哈,可我搞了两天了,就是Kitl连不上,特求救,情况如下: 一、我的环境是: 1.1 硬件环境:深圳友坚的UT-S ......
awdx1 嵌入式系统
无线点灯求助
小弟初学ZIGBEE 在做无线点灯实验中遇到了麻烦,在TI上下在的程序代码,修改后烧到板子里,但是两块板子根本没有交互啊 代码如下 发送: #include #include #include #include #incl ......
caoqing577 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1649  1612  2477  399  1683  11  56  54  37  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved