电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT24WC32KA-1.8D

产品描述CAT24WC32KA-1.8D
产品类别存储    存储   
文件大小589KB,共12页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
下载文档 详细参数 全文预览

CAT24WC32KA-1.8D概述

CAT24WC32KA-1.8D

CAT24WC32KA-1.8D规格参数

参数名称属性值
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
CAT24WC32/64
32K/64K-Bit I
2
C Serial CMOS EEPROM
FEATURES
I
400 KHz I
2
C bus compatible*
I
1.8 to 5.5 volt read and write operation
I
Cascadable for up to eight devices
I
32/64-Byte page write buffer
I
Self-timed write cycle with auto-clear
I
8-pin DIP or 8-pin SOIC
I
Schmitt trigger inputs for noise protection
I
Commercial, industrial, automotive and
DESCRIPTION
The CAT24WC32/64 is a 32K/64K-bit Serial CMOS
E
2
PROM internally organized as 4096/8192 words of 8
bits each. Catalyst’s advanced CMOS technology sub-
stantially reduces device power requirements. The
CAT24WC32/64 features a 32-byte page write buffer.
The device operates via the I
2
C bus serial interface and
is available in 8-pin DIP or 8-pin SOIC packages.
extended automotive temperature ranges
I
Write protection
– Entire array protected when WP at V
IH
I
1,000,000 Program/erase cycles
I
100 year data retention
PIN CONFIGURATION
VSS
SOIC Package (J, W, K, X)
i
D
SDA
SCL
WP
V
CC
V
SS
PIN FUNCTIONS
Pin Name
A0, A1, A2
i
t
n
o
c
s
A0
A1
A2
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
A0
A1
A2
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
VSS
DIP Package (P, L)
d
e
u
n
EXTERNAL LOAD
VCC
VSS
SDA
START/STOP
LOGIC
WP
CONTROL
LOGIC
a
P
s
t
r
256
BLOCK DIAGRAM
DOUT
ACK
SENSE AMPS
SHIFT REGISTERS
WORD ADDRESS
BUFFERS
COLUMN
DECODERS
E
2
PROM
XDEC 128/256 128/256 X 256
Function
DATA IN STORAGE
Device Address Inputs
Serial Data/Address
Serial Clock
Write Protect
+1.8V to +5.5V Power Supply
Ground
SCL
A0
A1
A2
STATE COUNTERS
SLAVE
ADDRESS
COMPARATORS
24WC32/64 F02
HIGH VOLTAGE/
TIMING CONTROL
* Catalyst Semiconductor is licensed by Philips Corporation to carry the I
2
C Bus Protocol.
© Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. MD-1039, Rev. I
如何定制DC用库单元——LEF和DB的制作方法
的毕设中,有涉及到一个特别的全定制单元。已用已用Cadence的Virtuoso画出原理图。功能验证正确。现想将其做成在综合、布局布线等各流程中DC和Encounter都可认的单元库(在typical.db,lef,typic ......
gauson FPGA/CPLD
来听听工程师们心底的声音
科技产业工程师们目前最深的恐惧与渴望是什么?以下是EETimes资深编辑Bolaji Ojo不小心偷听到的一些工程师心声,他们有的来自苹果(Apple)、AMD、英特尔(Intel)等知名业界大厂,也有未具名的中生 ......
凯哥 聊聊、笑笑、闹闹
C8051F版数字湿度计调试5---OLED显示圆形时钟
OLED显示圆形时钟 52339 52341 ...
sdjntl DIY/开源硬件专区
2007智多微电子集成设计考题
digital的题1,asic流程2,两级寄存器的design,中间有加一些组合逻辑延时,还有输入输出延时什么的,要求画时序和求最大时钟。3,一段verilog代码,要求找出错误和修改。4,一个序列检测状态机( ......
hongqi FPGA/CPLD
基于VHDL的八路抢答器的实现
技术要求: (1) 抢答器具有8路定时抢答功能,抢答时间设定为30s,主持人按下“开始”后,定时器立即倒计时,并显示,同时扬声器发出短暂的声响约0.5s; (2) 选手在设定时间 ......
maidi0018 嵌入式系统
为DIY大赛加把油:LaunchPad超多代码分享
同事分享的:>>TI TEMBOO Temboo支持7种编程语言,其平台相当于为程序员提供了一个基于云系统的图书馆,拥有超过2000个的代码和代码编排,供程序员直接取用。当你的App希望支持将文件同步到D ......
soso 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 985  1509  2789  1007  712  56  39  5  52  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved