电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GTLP18T612GX

产品描述Registered Bus Transceiver, GTLP Series, 1-Func, 18-Bit, True Output, BICMOS, PBGA54, 5.50 MM, PLASTIC, MO-205, FBGA-54
产品类别逻辑    逻辑   
文件大小103KB,共10页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
下载文档 详细参数 选型对比 全文预览

GTLP18T612GX在线购买

供应商 器件名称 价格 最低购买 库存  
GTLP18T612GX - - 点击查看 点击购买

GTLP18T612GX概述

Registered Bus Transceiver, GTLP Series, 1-Func, 18-Bit, True Output, BICMOS, PBGA54, 5.50 MM, PLASTIC, MO-205, FBGA-54

GTLP18T612GX规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Fairchild
零件包装代码BGA
包装说明5.50 MM, PLASTIC, MO-205, FBGA-54
针数54
Reach Compliance Codecompliant
控制类型INDEPENDENT CONTROL
计数方向BIDIRECTIONAL
系列GTLP
JESD-30 代码R-PBGA-B54
JESD-609代码e0
长度8 mm
逻辑集成电路类型REGISTERED BUS TRANSCEIVER
最大I(ol)0.05 A
位数18
功能数量1
端口数量2
端子数量54
最高工作温度85 °C
最低工作温度-40 °C
输出特性OPEN-DRAIN/3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码LFBGA
封装等效代码BGA54,6X9,32
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE, FINE PITCH
包装方法TAPE AND REEL
峰值回流温度(摄氏度)NOT SPECIFIED
电源3.3 V
Prop。Delay @ Nom-Sup6.3 ns
传播延迟(tpd)6.5 ns
认证状态Not Qualified
座面最大高度1.4 mm
最大供电电压 (Vsup)3.45 V
最小供电电压 (Vsup)3.15 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术BICMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
翻译GTLP & LVTTL
触发器类型POSITIVE EDGE
宽度5.5 mm
Base Number Matches1

文档预览

下载PDF文档
GTLP18T612 18-Bit LVTTL/GTLP Universal Bus Transceiver
May 1999
Revised July 2002
GTLP18T612
18-Bit LVTTL/GTLP Universal Bus Transceiver
General Description
The GTLP18T612 is an 18-bit universal bus transceiver
which provides LVTTL to GTLP signal level translation. It
allows for transparent, latched and clocked modes of data
transfer. The device provides a high speed interface for
cards operating at LVTTL logic levels and a backplane
operating at GTLP logic levels. High speed backplane
operation is a direct result of GTLP’s reduced output swing
(
<
1V), reduced input threshold levels and output edge rate
control. The edge rate control minimizes bus settling time.
GTLP is a Fairchild Semiconductor derivative of the Gun-
ning Transistor logic (GTL) JEDEC standard JESD8-3.
Fairchild’s GTLP has internal edge-rate control and is Pro-
cess, Voltage, and Temperature (PVT) compensated. Its
function is similar to BTL or GTL but with different output
levels and receiver thresholds. GTLP output LOW level is
less than 0.5V, the output HIGH is 1.5V and the receiver
threshold is 1.0V.
Features
s
Bidirectional interface between GTLP and LVTTL logic
levels
s
Designed with edge rate control circuitry to reduce out-
put noise on the GTLP port
s
V
REF
pin provides external supply reference voltage for
receiver threshold adjustibility
s
Special PVT compensation circuitry to provide consis-
tent performance over variations of process, supply volt-
age and temperature
s
TTL compatible driver and control inputs
s
Designed using Fairchild advanced BiCMOS technology
s
Bushold data inputs on A port to eliminate the need for
external pull-up resistors for unused inputs
s
Power up/down and power off high impedance for live
insertion
s
Open drain on GTLP to support wired-or connection
s
Flow through pinout optimizes PCB layout
s
D-type flip-flop, latch and transparent data paths
s
A Port source/sink
24mA/
+
24mA
s
B Port sink
+
50mA
s
Also packaged in plastic Fine-Pitch Ball Grid Array
(FBGA)
Ordering Code:
Order Number
GTLP18T612G
(Note 1)(Note 2)
GTLP18T612MEA
(Note 2)
GTLP18T612MTD
(Note 2)
Package Number
BGA54A
MS56A
MTD56
Package Description
54-Ball Fine-Pitch Ball Grid Array (FBGA), JEDEC MO-205, 5.5mm Wide
56-Lead Shrink Small Outline Package (SSOP), JEDEC MO-118, 0.300" Wide
56-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 6.1mm Wide
Note 1:
Ordering code “G” indicates Trays.
Note 2:
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering code.
© 2002 Fairchild Semiconductor Corporation
DS500169
www.fairchildsemi.com

GTLP18T612GX相似产品对比

GTLP18T612GX GTLP18T612G
描述 Registered Bus Transceiver, GTLP Series, 1-Func, 18-Bit, True Output, BICMOS, PBGA54, 5.50 MM, PLASTIC, MO-205, FBGA-54 Registered Bus Transceiver, GTLP Series, 1-Func, 18-Bit, True Output, BICMOS, PBGA54, 5.50 MM, PLASTIC, MO-205, FBGA-54
是否Rohs认证 不符合 符合
厂商名称 Fairchild Fairchild
零件包装代码 BGA BGA
包装说明 5.50 MM, PLASTIC, MO-205, FBGA-54 5.50 MM, PLASTIC, MO-205, FBGA-54
针数 54 54
Reach Compliance Code compliant compliant
控制类型 INDEPENDENT CONTROL INDEPENDENT CONTROL
计数方向 BIDIRECTIONAL BIDIRECTIONAL
系列 GTLP GTLP
JESD-30 代码 R-PBGA-B54 R-PBGA-B54
长度 8 mm 8 mm
逻辑集成电路类型 REGISTERED BUS TRANSCEIVER REGISTERED BUS TRANSCEIVER
最大I(ol) 0.05 A 0.05 A
位数 18 18
功能数量 1 1
端口数量 2 2
端子数量 54 54
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
输出特性 OPEN-DRAIN/3-STATE OPEN-DRAIN/3-STATE
输出极性 TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 LFBGA LFBGA
封装等效代码 BGA54,6X9,32 BGA54,6X9,32
封装形状 RECTANGULAR RECTANGULAR
封装形式 GRID ARRAY, LOW PROFILE, FINE PITCH GRID ARRAY, LOW PROFILE, FINE PITCH
峰值回流温度(摄氏度) NOT SPECIFIED 260
电源 3.3 V 3.3 V
Prop。Delay @ Nom-Sup 6.3 ns 6.3 ns
传播延迟(tpd) 6.5 ns 6.5 ns
认证状态 Not Qualified Not Qualified
座面最大高度 1.4 mm 1.4 mm
最大供电电压 (Vsup) 3.45 V 3.45 V
最小供电电压 (Vsup) 3.15 V 3.15 V
标称供电电压 (Vsup) 3.3 V 3.3 V
表面贴装 YES YES
技术 BICMOS BICMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子形式 BALL BALL
端子节距 0.8 mm 0.8 mm
端子位置 BOTTOM BOTTOM
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED
翻译 GTLP & LVTTL GTLP & LVTTL
触发器类型 POSITIVE EDGE POSITIVE EDGE
宽度 5.5 mm 5.5 mm
Base Number Matches 1 1
有用广州倍思得BST-URD9201做过开发的高人请进
我现在做的毕业设计用的就是这款读卡器,需要自己开发一个新的程序包,但是该读卡器自带的说明书过于简单,对该款仪器的命令介绍不全,希望有用该读卡器做过相关项目的高人指点一下。...
popstar 嵌入式系统
这个屏幕到底是个什么屏呢
87230图片是一个跟430手表一样方案的手表叫做metwatch可以配合智能手机使用,两张图片一张是在阳光下,一张是在无阳光的地方,液晶的表现都很清晰,有没有人认识这个到底是什么类型的液晶...
wstt 微控制器 MCU
不光可以晒创意,还可以晒电子方面的任何东西哦
如题, 比如电子焊接中碰到的稀奇古怪的事,或者好的窍门,贴出来供广大电子爱好者一个走捷径的机会,先谢过大家的无私奉献, :)...
lopopo 创意市集
为什么Eboot阶段的功耗大于wince运行阶段
首先介绍一下我的系统:PXA270 + wince5.0 系统启动过程,上电 --> eboot将wince5.0镜像从flash 搬运到RAM中, -->跳转到RAM运行 现象:用4.2V给系统供电,正极串入电流表,在eboot阶段的电流 ......
fyj012 嵌入式系统
FPGA精华学习资源推荐(八)--fpga权威指南
FPGA精华学习资源推荐(八)--fpga权威指南 FPGA从诞生以来经历了从配角到主角的转变,FPGA主要用于取代复杂的逻辑电 路,现在重点强调平台概念,当集成数字信号处理器、嵌入式处理器、高 ......
tiankai001 下载中心专版
GD32F450用ATE测出的几个问题(GD32工程师看到可以来解答一下)
1.所有PI口VOL 和 VOH 不通过 PC口有个别的VOL 和 VOH不通过 2.网口跑不通 如果有GD32工程师看到这个帖子,麻烦解答一下是不是有这个问题呢 ...
小阿廉 GD32 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1326  1103  2448  2524  1347  38  29  49  52  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved