电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC420M000DG

产品描述CMOS/TTL Output Clock Oscillator, 420MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DC420M000DG概述

CMOS/TTL Output Clock Oscillator, 420MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DC420M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率420 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
通过串口向ARM传送文件连接超时
通过串口向ARM传送文件时提示“连接超时”错误,使用的是系统自带的超级终端,ARM是友善之臂的MINI2440,是怎么回事啊?该怎么处理?...
chinaxu1986 ARM技术
共阴极RGB LED这个电路图是不是有问题?
最后一张图片的G+方向是不是画反了? 301106 301107 ...
littleshrimp PCB设计
TI 支持蓝牙技术的高精度体温测量柔性 PCB 参考设计
该参考设计演示了高精度使用TMP117高精度数字温度传感器和CC2640R2F无线MCU。 本用户指南提供皮肤温度测量的设计指南医疗和可穿戴应用以及 评估软件和智能设备应用程序。 493498493499 ...
Jacktang 无线连接
运算放大器之开环增益
大多数电压反馈(VFB)型运算放大器的开环电压增益(通常称为AVOL,有时简称AV)都很高。常见值从100000到1000000,高精度器件则为该数值的10至100倍。有些快速运算放大器的开环增益要低得多,但 ......
Jacktang 模拟与混合信号
国赛的朋友们注意身体了!!!
不知何时我成了病秧子,药篓子,动不动就感冒,发烧,喉咙疼的, 可能是天天熬夜的事吧,在这里提醒参加国赛的伙伴们,尽量少熬夜,吃的好一些,夏天了喝点淡盐水或者绿豆水,不要把身体搞垮了 ......
zhangkai0215 聊聊、笑笑、闹闹
买个如意的手机, --- 真难!
现在的手机,都是彩色LCD,一个致命的缺点是,在强光下看不清字,想使用号码薄里的号码,需要跑到阴暗处找号码:Cry:。 产生一个手机+小平板的组合办法,手机可以在室内、室外使用,平板一般 ......
dontium 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2317  1935  848  247  2869  17  26  12  23  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved