电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SC852M000DG

产品描述LVDS Output Clock Oscillator, 852MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SC852M000DG概述

LVDS Output Clock Oscillator, 852MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SC852M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率852 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2010版最新图文教程(含28个单片机实例流程图)下载!
2010版最新图文教程(含28个单片机实例流程图)下载!(学林电子)xl2000实验指导&从0开始学单片机入门教程-------呕心沥血15天,2010年6月8日最新放出,18mb 全彩色图文并茂版16k pdf 文档, ......
学林 单片机
Atmega16 GCC TWI(I2C)外接元件的实例
本人想利用I2C来控制2个或2个以上的元件工作! 请各位指教!本人是新手需要具体实例!...
ustclkl 嵌入式系统
搬运工-2:低压输出反馈电路处理
支持本版块,做个快乐的搬运工。 问题源于下面这个帖子的讨论,3.3V输出反馈增加辅助供电绕组。 https://bbs.eeworld.com.cn/thread-1073247-1-1.html 432997 ...
不亦心 电路观察室
麻烦解答下谢谢!keil 中用c 语言写的代码 syntax error near 'EA'
/*************************************************** **FileName :main.c **Modifided :Sep-05-2008 **Author :wang **Description:The main file of the project. ************ ......
洋哦平壤 嵌入式系统
nand flash上传速度很慢的问题.
nand flash在上面使用jffs2文件系统 多次上传200多k的文件,发现上传速度越来越变的很慢,有时上传失败,而上传8k左右的文件,非常顺利.多谢各位帮忙解答一下....
zyyu 嵌入式系统
圆点博士微型四轴飞行器线路图之PCB图
圆点博士微型四轴飞行器线路图之PCB图 ...
圆点博士 DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2923  2793  1668  174  381  32  35  29  5  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved