电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB1326M00DG

产品描述LVDS Output Clock Oscillator, 1326MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531BB1326M00DG概述

LVDS Output Clock Oscillator, 1326MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB1326M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1326 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
来者有分,问了半年了。uclinux里面怎么配置,让arm上电后自动获得ip?
uclinux里面怎么配置,让arm上电后自动获得ip? 我的开发板是S3C44B0,我听说uclinux里面支持dhcp,请问 1,编译uclinux 2.4内核时候要选上什么才支持dhcp? 2,是否要写配置文件? 3,哪 ......
wawj1819 Linux开发
一线器件能否胜任
以前用霍尼威尔结合一线器件做的传感头,SHT21的可能尺寸更小,I2C接口直接线缆传输要做信号预处理,一线器件能否胜任,...
bjwl_6338 DIY/开源硬件专区
linux-2.6.34内核移植文档【操作简单】
刚才移植玩内核镜像文件,放到开发板上面跑了一下,系统跑了起来了!!! 有图有真相、、、、、 82986 移植参考文档见附件...
37°男人 嵌入式系统
备战2013 电子设计竞赛培训的一些情况介绍
本帖最后由 paulhyde 于 2014-9-15 03:11 编辑 南华大学黄智伟 备战2013 --电子设计竞赛培训的一些情况介绍 ...
黄智伟 电子竞赛
请教AVR程序跳转相关的汇编指令的问题
最近在弄AVR的汇编,遇到了些问题,麻烦热心的网友帮忙看看是怎么回事。 手上的开发板是atmega128a,编译环境是IAR FOR AVR 5.40,仿真器是jtagice。用C编写的代码可以正常编译通过、下载、 ......
lr2131 Microchip MCU
活了30多年我刷牙的姿势竟然是错的!
你知道怎么正确的刷牙吗?你确信你刷牙的姿势是对的吧?? 快来补上这一课吧。管管我也是才知道自己刷的都不对~~赶紧来学习 https://video.weibo.com/show?fid=1034:4418504946819671 ......
okhxyyo 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1246  2843  2572  1647  2790  55  36  43  48  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved