电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ACT273SCX

产品描述Flip Flops Oct D-Type Flip-Flop
产品类别逻辑    逻辑   
文件大小371KB,共12页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 选型对比 全文预览

74ACT273SCX在线购买

供应商 器件名称 价格 最低购买 库存  
74ACT273SCX - - 点击查看 点击购买

74ACT273SCX概述

Flip Flops Oct D-Type Flip-Flop

74ACT273SCX规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码SOIC
包装说明SOP, SOP20,.4
针数20
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
74AC273, 74ACT273 — Octal D-Type Flip-Flop
January 2008
74AC273, 74ACT273
Octal D-Type Flip-Flop
Features
Ideal buffer for microprocessor or memory
Eight edge-triggered D-type flip-flops
Buffered common clock
Buffered, asynchronous master reset
See 377 for clock enable version
See 373 for transparent latch version
See 374 for 3-STATE version
Outputs source/sink 24mA
74ACT273 has TTL-compatible inputs
General Description
The AC273 and ACT273 have eight edge-triggered
D-type flip-flops with individual D-type inputs and Q
outputs. The common buffered Clock (CP) and Master
Reset (MR) input load and reset (clear) all flip-flops
simultaneously.
The register is fully edge-triggered. The state of each
D-type input, one setup time before the LOW-to-HIGH
clock transition, is transferred to the corresponding flip-
flop's Q output.
All outputs will be forced LOW independently of Clock or
Data inputs by a LOW voltage level on the MR input. The
device is useful for applications where the true output
only is required and the Clock and Master Reset are
common to all storage elements.
Ordering Information
Order Number
74AC273SC
74AC273SJ
74AC273MTC
74AC273PC
74ACT273SC
74ACT273SJ
74ACT273MTC
Package
Number
M20B
M20D
MTC20
N20A
M20B
M20D
MTC20
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering number.
All packages are lead free per JEDEC: J-STD-020B standard.
©1988 Fairchild Semiconductor Corporation
74AC273, 74ACT273 Rev. 1.6.0
www.fairchildsemi.com

74ACT273SCX相似产品对比

74ACT273SCX 74ACT273MTCX
描述 Flip Flops Oct D-Type Flip-Flop Flip Flops Oct D-Type Flip-Flop
是否Rohs认证 符合 符合
厂商名称 Fairchild Fairchild
零件包装代码 SOIC TSSOP
包装说明 SOP, SOP20,.4 TSSOP, TSSOP20,.25
针数 20 20
Reach Compliance Code unknown unknown
Base Number Matches 1 1
手机连接蓝牙设备后,手机电量就会消耗过快是什么情况?
我的手机每次连接蓝牙设备,就蹭蹭蹭的掉电,这是为什么啊。有谁能给讲讲吗...
okhxyyo 无线连接
请教LSD-FET430UIF仿真器使用问题
我这是XP的系统,开发环境是IAR for MSP430 V4011B. 使用LSD-FET430UIF仿真器,在设备管理器下显示LSD-FET430UIF-VCP但联机调试时不可用。 在另外一台计算机上可以使用设备管理器下显示LSD-FE ......
wing0220 微控制器 MCU
驱动开发中注册表设置项个含义?
请问,在驱动开发中,注册表需要设置有些项,请问哪位大虾有相关文档详细介绍这些项的配置?...
byahui 嵌入式系统
FPGA入门教程
本帖最后由 吴鉴鹰. 于 2014-6-30 15:35 编辑 FPGA入门教程 1.数字电路设计入门 2.FPGA简介 3.FPGA开发流程 4.RTL设计 5.QuartusⅡ设计实例 6. ModelSim和Testbench1. 数字电 ......
吴鉴鹰. FPGA/CPLD
让我沉吧~~~
0...
paulguo 嵌入式系统
请教city_lovelace (四少爷)??????
请问如何实现在CE下用PPPOE拨号上网?? 我在PB下添加PPPOE特征后并不能拨号成功 更别说上网了! 请问你是怎么做的 谢谢! 我的联系方式: QQ:502240410 MSN:wangxin_801115@hotmail.c ......
0400240116 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1836  1923  1399  629  1476  37  39  29  13  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved