电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HCS283K

产品描述HC/UH SERIES, 4-BIT ADDER/SUBTRACTOR, CDIP16
产品类别半导体    逻辑   
文件大小206KB,共9页
制造商Intersil ( Renesas )
官网地址http://www.intersil.com/cda/home/
下载文档 选型对比 全文预览

HCS283K概述

HC/UH SERIES, 4-BIT ADDER/SUBTRACTOR, CDIP16

文档预览

下载PDF文档
HCS283MS
October 1995
Radiation Hardened
4-Bit Full Adder with Fast Carry
Pinouts
16 LEAD CERAMIC DUAL-IN-LINE
METAL SEAL PACKAGE (SBDIP)
MIL-STD-1835 CDIP2-T16, LEAD FINISH C
TOP VIEW
SE 1
B1
A1
S0
A0
B0
CIN
GND
1
2
3
4
5
6
7
8
16 VCC
15 B2
14 A2
13 S2
12 A3
11 B3
10 S3
9 C0
Features
• 3 Micron Radiation Hardened SOS CMOS
• Total Dose 200K RAD (Si)
• SEP Effective LET No Upsets: >100 MEV-cm
2
/mg
• Single Event Upset (SEU) Immunity < 2 x 10
-9
Errors/Bit-
Day (Typ)
• Dose Rate Survivability: >1 x 10
12
RAD (Si)/s
• Dose Rate Upset >10
10
RAD (Si)/s 20ns Pulse
• Latch-Up Free Under Any Conditions
• Military Temperature Range: -55
o
C to +125
o
C
• Significant Power Reduction Compared to LSTTL ICs
• DC Operating Voltage Range: 4.5V to 5.5V
• Input Logic Levels
- VIL = 30% VCC Max
- VIH = 70% VCC Min
• Input Current Levels Ii
5µA at VOL, VOH
16 LEAD CERAMIC METAL SEAL
FLATPACK PACKAGE (FLATPACK)
MIL-STD-1835 CDFP4-F16, LEAD FINISH C
TOP VIEW
SE 1
B1
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
VCC
B2
A2
S2
A3
B3
S3
C0
Description
The Intersil HCS283MS is a Radiation Hardened 4-bit binary full
adder with fast carry that adds two 4-bit binary numbers and
generates a carry-out bit if the sum exceeds 15.
The device can be used in positive or negative logic. When using
positive logic the carry-in (CIN) input must be tied low, if there is
no carry-in signal.
The HCS283MS utilizes advanced CMOS/SOS technology to
achieve high-speed operation. This device is a member of
radiation hardened, high-speed, CMOS/SOS Logic Family.
The HCS283MS is supplied in a 16 lead Ceramic flatpack
(K suffix) or a SBDIP Package (D suffix).
A1
S0
A0
B0
CIN
GND
Ordering Information
PART NUMBER
HCS283DMSR
HCS283KMSR
HCS283D/Sample
HCS283K/Sample
HCS283HMSR
TEMPERATURE RANGE
-55
o
C to +125
o
C
-55
o
C to +125
o
C
+25
o
C
+25
o
C
+25
o
C
SCREENING LEVEL
Intersil Class S Equivalent
Intersil Class S Equivalent
Sample
Sample
Die
PACKAGE
16 Lead SBDIP
16 Lead Ceramic Flatpack
16 Lead SBDIP
16 Lead Ceramic Flatpack
Die
CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.
1-888-INTERSIL or 321-724-7143 | Copyright © Intersil Corporation 1999
Spec Number
1
518850
File Number
4057

HCS283K相似产品对比

HCS283K HCS283DMSR HCS283KMSR HCS283MS HCS283D HCS283HMSR
描述 HC/UH SERIES, 4-BIT ADDER/SUBTRACTOR, CDIP16 HC/UH SERIES, 4-BIT ADDER/SUBTRACTOR, CDIP16 HC/UH SERIES, 4-BIT ADDER/SUBTRACTOR, CDFP16 HC/UH SERIES, 4-BIT ADDER/SUBTRACTOR, CDIP16 HC/UH SERIES, 4-BIT ADDER/SUBTRACTOR, CDIP16 HC/UH SERIES, 4-BIT ADDER/SUBTRACTOR, CDIP16
STM32F103VE调试时出现莫名其妙的RAM冲突问题
我买了一块开发板,核心是STM32F103VE,RAM为64K,程序中有3个结构体数组变量a、b、c,3个变量总共的数据大小为2K,调试时可以看到a的地址区为:0x20000004---0x20000403,b的地址区为:0x20000 ......
kangaroo stm32/stm8
这个必须要吐槽一下了!
做一个无线充电的项目,用的TI的bq500211,最我是按照官方的原理图画的PCB,昨天收到的板子,今天焊了一下,差点气死了!!!! 主要就是上面一个特别特别特别小的芯片给我气的,tps6 ......
樊旭超 无线连接
安防学习之共缆传输系统图
共缆传输系统特点: 高频传输,超大容量 布线简单,维护方便 抗扰性强,适用广泛 技术成熟,稳定性高 性价比高,经济实用 数据调制,双向传输 扩充简单,平滑升级 功能强大,扩展性好4 ......
xyh_521 工业自动化与控制
同相跟随电路为什么会自激?
请问:同相跟随电路为什么会自激?如图所示,这个运放会自激,不知什么原因?解决办法就是在输入端加了一个大电阻。...
开车不刹车 模拟电子
使用基于图形的物理综合加快FPGA设计时序收敛
传统的综合技术越来越不能满足当今采用 90 纳米及以下工艺节点实现的非常大且复杂的 FPGA 设计的需求了。问题是传统的 FPGA 综合引擎是基于源自 ASIC 的方法,如底层规划、区域内优化 (IPO,In-p ......
eeleader FPGA/CPLD
高纯音电容话筒原理图
这是高纯音电容话筒原理图,求各位大师指点指点。...
huangxjle 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1708  1641  1209  1869  2463  19  5  38  50  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved