电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

859S0412BGILFT

产品描述Clock Drivers u0026 Distribution 4:2 Differ LVPECL LVDS Clock Multi
产品类别半导体    模拟混合信号IC   
文件大小548KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

859S0412BGILFT在线购买

供应商 器件名称 价格 最低购买 库存  
859S0412BGILFT - - 点击查看 点击购买

859S0412BGILFT概述

Clock Drivers u0026 Distribution 4:2 Differ LVPECL LVDS Clock Multi

859S0412BGILFT规格参数

参数名称属性值
产品种类
Product Category
Clock Drivers & Distribution
制造商
Manufacturer
IDT(艾迪悌)
RoHSDetails
封装 / 箱体
Package / Case
TSSOP-20
系列
Packaging
Reel
高度
Height
1 mm
长度
Length
6.5 mm
工厂包装数量
Factory Pack Quantity
3000
宽度
Width
4.4 mm
单位重量
Unit Weight
0.006737 oz

文档预览

下载PDF文档
4:2, Differential-to-LVPECL/LVDS
Clock Multiplexer
General Description
The ICS859S0412I is a 4:2 Differential-to-LVPECL/ LVDS Clock
Multiplexer which can operate up to 3GHz. The ICS859S0412I has 4
selectable differential PCLKx/nPCLKx clock inputs. The PCLKx,
nPCLKx input pairs can accept LVPECL, LVDS, CML or levels. The
fully differential architecture and low propagation delay make it ideal
for use in clock distribution circuits.
ICS859S0412I
DATA SHEET
Features
High speed 4:1 differential multiplexer with a 1:2 fanout buffer
Two differential LVPECL or LVDS output pairs
Four selectable differential PCLKx, nPCLKx input pairs
PCLKx, nPCLKx pairs can accept the following differential
input levels: LVPECL, LVDS, CML
Maximum output frequency: 3GHz
Translates any single ended input signal to LVPECL levels with
resistor bias on nPCLKx input
Part-to-part skew: 100ps (maximum)
Propagation delay: 565ps (typical) at 3.3V
Additive phase jitter, RMS: 0.22ps (typical) at 3.3V
Full 3.3V or 2.5V supply modes
-40°C to 85°C ambient operating temperature
Available in lead-free (RoHS 6) package
Block Diagram
OE
Pullup
CLK_SEL0
Pulldown
CLK_SEL1
Pulldown
Pin Assignment
CLK_SEL1
PCLK0
nPCLK0
PCLK1
nPCLK1
PCLK2
nPCLK2
PCLK3
nPCLK3
OE
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
CLK_SEL0
V
CC
V
EE
Q0
nQ0
Q1
nQ1
V
EE
V
CC_TAP
SEL_OUT
PCLK0
Pulldown
nPCLK0
Pullup/Pulldown
PCLK1
Pulldown
nPCLK1
Pullup/Pulldown
PCLK2
Pulldown
nPCLK2
Pullup/Pulldown
PCLK3
Pulldown
nPCLK3
Pullup/Pulldown
0
0
Q0
0
1
nQ0
Q1
ICS859S0412I
20-Lead TSSOP
6.5mm x 4.4mm x 0.925
mm package body
G Package
Top View
1
0
nQ1
1
1
SEL_OUT
Pullup
ICS859S0412BGI REVISION A MAY 23, 2012
1
©2012 Integrated Device Technology, Inc.
基于GSM模块的单片机应用问题
最近做一个基于GSM的家庭安全系统,需要GSM模块和视频模块在HT46的基础上,将不安全信息用短信发送给屋主,请问 (1)这方面的GSM只是需要从哪里开始入手学习,比较容易入门?而且需要尽 ......
zhaoheping 嵌入式系统
z-turn board 光盘资料
232172 链接: http://pan.baidu.com/s/1booVp4V 密码: 8veq ...
574433742 FPGA/CPLD
CPU卡程序设计处理流程
假设所有CPU卡和ESAM模块的文件可以自由读,但是写文件的时候需要权限认证。 当单片机控制电路检测到有CPU卡插入后,处理流程为: 1)、卡上电和复位 2)、选择要操作的卡上的主文件 ......
Aguilera 微控制器 MCU
电子元器件配套知识大全(一)
电子元器件配套知识大全(一)...
安_然 模拟电子
请教s3c44b0伪指令OPT的用途
OPT这条伪指令的功能对源码设置列表输出选择,包括强制换页,强制行号变为零等, 1、设置后代码列表是在哪生成的? 2、OPT在实际应用中起到一个什么作用? 3、常应用于什么场合?...
kknd21cn 嵌入式系统
检测肌肉电信号实现手势控制(IoTT大篷车)--EEWORLD大学堂
检测肌肉电信号实现手势控制(IoTT大篷车) :https://training.eeworld.com.cn/course/2220...
chenyy DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2730  1200  668  1123  955  7  50  56  26  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved