电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AC273SC_Q

产品描述Flip Flops Oct D-Type Flip-Flop
产品类别半导体    逻辑   
文件大小371KB,共12页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
下载文档 详细参数 选型对比 全文预览

74AC273SC_Q在线购买

供应商 器件名称 价格 最低购买 库存  
74AC273SC_Q - - 点击查看 点击购买

74AC273SC_Q概述

Flip Flops Oct D-Type Flip-Flop

74AC273SC_Q规格参数

参数名称属性值
产品种类
Product Category
Flip Flops
制造商
Manufacturer
Fairchild
RoHSNo
Number of Circuits8
Logic Family74AC
Logic TypeD-Type Flip-Flop
PolarityNon-Inverting
Input TypeSingle-Ended
输出类型
Output Type
Single-Ended
传播延迟时间
Propagation Delay Time
13 ns
High Level Output Current- 24 mA
Low Level Output Current24 mA
电源电压-最大
Supply Voltage - Max
6 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 85 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
SOIC-20
系列
Packaging
Tube
FunctionD-Type Bus Interface
高度
Height
2.35 mm
长度
Length
13 mm
Number of Channels8
Number of Input Lines8
Number of Output Lines3
工作电源电压
Operating Supply Voltage
2 V to 6 V
Quiescent Current4 uA
Reset TypeMaster Reset
电源电压-最小
Supply Voltage - Min
2 V
宽度
Width
7.6 mm
单位重量
Unit Weight
0.028254 oz

文档预览

下载PDF文档
74AC273, 74ACT273 — Octal D-Type Flip-Flop
January 2008
74AC273, 74ACT273
Octal D-Type Flip-Flop
Features
Ideal buffer for microprocessor or memory
Eight edge-triggered D-type flip-flops
Buffered common clock
Buffered, asynchronous master reset
See 377 for clock enable version
See 373 for transparent latch version
See 374 for 3-STATE version
Outputs source/sink 24mA
74ACT273 has TTL-compatible inputs
General Description
The AC273 and ACT273 have eight edge-triggered
D-type flip-flops with individual D-type inputs and Q
outputs. The common buffered Clock (CP) and Master
Reset (MR) input load and reset (clear) all flip-flops
simultaneously.
The register is fully edge-triggered. The state of each
D-type input, one setup time before the LOW-to-HIGH
clock transition, is transferred to the corresponding flip-
flop's Q output.
All outputs will be forced LOW independently of Clock or
Data inputs by a LOW voltage level on the MR input. The
device is useful for applications where the true output
only is required and the Clock and Master Reset are
common to all storage elements.
Ordering Information
Order Number
74AC273SC
74AC273SJ
74AC273MTC
74AC273PC
74ACT273SC
74ACT273SJ
74ACT273MTC
Package
Number
M20B
M20D
MTC20
N20A
M20B
M20D
MTC20
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm
Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering number.
All packages are lead free per JEDEC: J-STD-020B standard.
©1988 Fairchild Semiconductor Corporation
74AC273, 74ACT273 Rev. 1.6.0
www.fairchildsemi.com

74AC273SC_Q相似产品对比

74AC273SC_Q 74AC273MTC 74AC273SJ
描述 Flip Flops Oct D-Type Flip-Flop Flip Flops Oct D-Type Flip-Flop Flip Flops Oct D-Type Flip-Flop
是否Rohs认证 - 符合 符合
厂商名称 - Fairchild Fairchild
零件包装代码 - TSSOP SOIC
包装说明 - TSSOP, TSSOP20,.25 SOP, SOP20,.3
针数 - 20 20
Reach Compliance Code - unknown compliant
系列 - AC AC
JESD-30 代码 - R-PDSO-G20 R-PDSO-G20
JESD-609代码 - e3 e3
长度 - 6.5 mm 12.6 mm
负载电容(CL) - 50 pF 50 pF
逻辑集成电路类型 - D FLIP-FLOP D FLIP-FLOP
最大频率@ Nom-Sup - 75000000 Hz 75000000 Hz
最大I(ol) - 0.012 A 0.012 A
湿度敏感等级 - 1 1
位数 - 8 8
功能数量 - 1 1
端子数量 - 20 20
最高工作温度 - 85 °C 85 °C
最低工作温度 - -40 °C -40 °C
输出极性 - TRUE TRUE
封装主体材料 - PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 - TSSOP SOP
封装等效代码 - TSSOP20,.25 SOP20,.3
封装形状 - RECTANGULAR RECTANGULAR
封装形式 - SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE
峰值回流温度(摄氏度) - 260 260
电源 - 3.3/5 V 3.3/5 V
传播延迟(tpd) - 14.5 ns 14.5 ns
认证状态 - Not Qualified Not Qualified
座面最大高度 - 1.2 mm 2.1 mm
最大供电电压 (Vsup) - 6 V 6 V
最小供电电压 (Vsup) - 2 V 2 V
标称供电电压 (Vsup) - 4.5 V 4.5 V
表面贴装 - YES YES
技术 - CMOS CMOS
温度等级 - INDUSTRIAL INDUSTRIAL
端子面层 - Matte Tin (Sn) Matte Tin (Sn)
端子形式 - GULL WING GULL WING
端子节距 - 0.65 mm 1.27 mm
端子位置 - DUAL DUAL
处于峰值回流温度下的最长时间 - NOT SPECIFIED NOT SPECIFIED
触发器类型 - POSITIVE EDGE POSITIVE EDGE
宽度 - 4.4 mm 5.3 mm
最小 fmax - 125 MHz 125 MHz
Hanker TI M4 开发板开发应用教程第三章第二节:系统时钟设置
第四章Hanker TM4C123 外设应用 4.2 TM4C123 的系统时钟分析 4.21 原理分析: 今天我们来讨论下TM4C123 的系统时钟如何设置。大家需要了解的其实就是在什么状态下设置怎么样的时钟速度,保证 ......
vvv9876 微控制器 MCU
MegaFunction的升级问题?
设计库MegaFunction更新的问题。 原始设计,采用Quartus6,现在要升级到Quartus11.0,编译发生错误,缺少如下的库(选中模块,右键MegaWizard没有响应,说明缺少库),请问: 1, 这些库功 ......
yinyz FPGA/CPLD
无法定位程序输入点……于动态链接库wgapi.dll上
电脑中毒了,总是跳出某一块内存(一串数字标出来的)can't read,而且只要我打开无线链接,同寝室的网都一下子卡住了,似乎特别的敏感(我原来一直都是用无线上网的,也从来没有出现过这种 ......
pipingtom 嵌入式系统
台湾交大IC设计文章twIC_carry_lookahead
台湾交大IC设计文章twIC_carry_lookahead...
呱呱 FPGA/CPLD
找个能帮忙的
能帮忙弄个DC/DC升压电路吗,最好能升3-8V的电流要300毫安的...
shechunxu 嵌入式系统
学习嵌入式操作系统需要什么条件
我想先学一学嵌入式操作系统,但不知道学哪一个好,可能会先Linux吧。 更重要的是,我不知道学习Linux需什么条件,特别是硬件,是不是只需要一台电脑就行呢?我就只有一台电脑,这样可以学Linu ......
www2900 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 674  1627  1205  2334  2  51  46  21  27  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved