电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT54FCT273CT

产品描述FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET
文件大小73KB,共7页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT54FCT273CT概述

FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET

文档预览

下载PDF文档
FAST CMOS
OCTAL D FLIP-FLOP
WITH MASTER RESET
Integrated Device Technology, Inc.
IDT54/74FCT273T/AT/CT
FEATURES:
Std., A, and C speed grades
Low input and output leakage
≤1µA
(max.)
CMOS power levels
True TTL input and output compatibility
– V
OH
= 3.3V (typ.)
– V
OL
= 0.3V (typ.)
High drive outputs (-15mA I
OH
, 48mA I
OL
)
Meets or exceeds JEDEC standard 18 specifications
Product available in Radiation Tolerant and Radiation
Enhanced versions
Military product compliant to MIL-STD-883, Class B
and DESC listed (dual marked)
Available in DIP, SOIC, QSOP, CERPACK and LCC
packages
DESCRIPTION:
The IDT54/74FCT273T/AT/CT are octal D flip-flops built
using an advanced dual metal CMOS technology. The IDT54/
74FCT273T/AT/CT have eight edge-triggered D-type flip-
flops with individual D inputs and O outputs. The common
buffered Clock (CP) and Master Reset ( ) inputs load and
reset (clear) all flip-flops simultaneously.
The register is fully edge-triggered. The state of each D
input, one set-up time before the LOW-to-HIGH clock
transition, is transferred to the corresponding flip-flop’s O
output.
All outputs will be forced LOW independently of Clock or
Data inputs by a LOW voltage level on the
input. The
device is useful for applications where the true output only is
required and the Clock and Master Reset are common to all
storage elements.
MR
MR
FUNCTIONAL BLOCK DIAGRAM
D
0
CP
D
CP
R
D
MR
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
2568 drw 03
D
1
D
2
D
3
D
4
D
5
D
6
D
7
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
PIN CONFIGURATIONS
D
0
3
D
1
O
1
O
2
D
2
D
3
4
5
6
7
8
9 10 11 12 13
2568 drw 01
MR
O
0
D
0
D
1
O
1
O
2
D
2
D
3
O
3
GND
2
3
4
5
6
7
8
9
10
19
P20-1
D20-1
SO20-2
SO20-8
&
E20-1
18
17
16
15
14
13
12
11
O
7
D
7
D
6
O
6
O
5
D
5
D
4
O
4
CP
2
1
20 19
18
17
L20-2
16
15
14
D
7
D
6
O
6
O
5
D
5
O
0
1
20
V
CC
O
3
GND
CP
O
4
D
4
MR
V
CC
O
7
INDEX
2568 drw 02
DIP/SOIC/QSOP/CERPACK
TOP VIEW
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
LCC
TOP VIEW
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1995
Integrated Device Technology, Inc.
APRIL 1995
DSC-4209/3
6.10
1
LM3S8962开发板以太网开发笔记
使用LM3S8962 开发板 学习以太网的相关开发 8962集成了mac 和 phy 貌似没有协议栈, 现在还没看懂例程的lwip 所以索性先随便发数据吧. unsigned char nMACAddr = {0x12, 0x34, 0x56, 0x78, 0x9 ......
eeleader 微控制器 MCU
一周学会Linux实战
Linux是一个开源、免费的操作系统,它的稳定性、安全性、处理多并发已经得到业界的认可,目前很多中型,大型甚至是巨型项目都在使用 Linux。目前很多软件公司迫切需要能熟练掌握 Linux的程序员 ......
EE大学堂 大学堂专版
驱动里面CreateThread错误
在驱动程序初始化函数里面,创建一线程 if ( (pAXP182->IST = CreateThread(NULL, 0, AXP182_IST, NULL, 0, NULL)) == NULL) { dwErr = GetLastError(); ......
neil.wang 嵌入式系统
GSM模块发不了短信的问题,大家帮看看。。
我用AT指令通过计算机串口给模块发指令,但是一直不成功,不知道是什么原因? 波特率是115200 我发指令如下: 1.发送:at 返回:OK 2.发送:at+ccid 返回:+CCID: "898600601902001 ......
f56007 嵌入式系统
能给分析一下这个定义的具体意义吗
__no_init volatile union{ unsigned char IE1; /* Interrupt Enable 1 */ struct { unsigned char WDTIE : 1; /* */ unsigned char OFIE : 1; /* */ unsigned char : 2; ......
伍师傅32 微控制器 MCU
求一功放设计电路图
要求音乐的输出经过前置放大(就是有前置放大的那一端)后,和麦克风的放大一起接加法器使两个音一起,在经过一个均衡器的电路(最好有避免自激的设计),最后在接功率放大电路接扬声器输出! ......
hybf 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 708  2582  2574  1019  1777  49  29  48  6  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved