电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS74116AX-10

产品描述256K x 16 4Mb Asynchronous SRAM
文件大小304KB,共14页
制造商ETC
下载文档 全文预览

GS74116AX-10在线购买

供应商 器件名称 价格 最低购买 库存  
GS74116AX-10 - - 点击查看 点击购买

GS74116AX-10概述

256K x 16 4Mb Asynchronous SRAM

文档预览

下载PDF文档
GS74116ATP/J/X
SOJ, TSOP, FP-BGA
Commercial Temp
Industrial Temp
Features
• Fast access time: 7, 8, 10, 12 ns
• CMOS low power operation: 150/130/105/95 mA at
minimum cycle time
• Single 3.3 V power supply
• All inputs and outputs are TTL-compatible
• Byte control
• Fully static operation
• Industrial Temperature Option: –40° to 85°C
• Package line up
J: 400 mil, 44-pin SOJ package
TP: 400 mil, 44-pin TSOP Type II package
X: 6 mm x 10 mm Fine Pitch Ball Grid Array
package
256K x 16
4Mb Asynchronous SRAM
A
4
A
3
A
2
A
1
A
0
CE
DQ
1
DQ
2
DQ
3
DQ
4
V
DD
V
SS
DQ
5
DQ6
DQ7
DQ
8
WE
A
15
A
14
A
13
A
12
A
16
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
7, 8, 10, 12 ns
3.3 V V
DD
Center V
DD
and V
SS
SOJ 256K x 16-Pin Configuration (Package J)
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
A
5
A
6
A
7
OE
UB
LB
DQ
16
DQ
15
DQ
14
DQ
13
V
SS
V
DD
DQ
12
DQ
11
DQ
10
DQ
9
NC
A
8
A
9
A
10
A
11
A
17
Top view
44-pin
SOJ
Description
The GS74116A is a high speed CMOS Static RAM organized
as 262,144 words by 16 bits. Static design eliminates the need
for external clocks or timing strobes. The GS operates on a
single 3.3 V power supply and all inputs and outputs are TTL-
compatible. The GS74116A is available in a 6 x 10 mm Fine
Pitch BGA package, 400 mil SOJ and 400 mil TSOP Type-II
packages.
Pin Descriptions
Symbol
A
0
–A
17
DQ
1
–DQ
16
CE
LB
UB
WE
OE
V
DD
V
SS
NC
FP-BGA 256K x 16 Bump Configuration (Package X)
Description
Address input
Data input/output
Chip enable input
Lower byte enable input
(DQ1 to DQ8)
Upper byte enable input
(DQ9 to DQ16)
Write enable input
Output enable input
+3.3 V power supply
Ground
No connect
6 x 10 mm Bump Pitch
A
B
C
D
E
F
G
H
LB
DQ
16
OE
UB
A
0
A
3
A
5
A
17
NC
A
8
A
10
A
13
A
1
A
4
A
6
A
7
A
16
A
9
A
11
A
14
A
2
CE
DQ
2
DQ
4
DQ
5
DQ
7
WE
A
15
NC
DQ
1
DQ
3
V
DD
V
SS
DQ
6
DQ
8
NC
1
2
3
4
5
6
DQ
14
DQ
15
V
SS
V
DD
DQ
13
DQ
12
DQ
11
DQ
10
DQ
9
NC
NC
A
12
Rev: 1.03 10/2002
1/14
© 2001, Giga Semiconductor, Inc.
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
光耦实验程序
作者:张工(菁远科技) 淘宝店铺:http://jy51mcu.taobao.com/ 技术博客:http://www.ednchina.com/blog/ahai0306/ 光耦内部是由发光二极管和光电三极管组成,使电—光—电的转换,从而 ......
yt_jingyuan 单片机
STEVAL-IDB007V1 板载传感器的读取
本帖最后由 cruelfox 于 2018-1-29 08:40 编辑 DK 软件中提供了传感器的API,可以不从头写起就访问板载的传感器了。下面的代码是从BLE SensorDemo范例中 sensor.c 抄出来的。 初始化IMU: ......
cruelfox 意法半导体-低功耗射频
用xilinx芯片时,未用的io口大家通常设置成下拉还是悬空呢
用xilinx芯片时,未用的io口大家通常设置成下拉还是悬空呢 eeworldpostqq...
blink FPGA/CPLD
为什么计算机专业的学生要学习使用 Linux 系统?
对于以后打算从事计算机方面的工作的同学,认真听一听操作系统的一些概念真的很重要,在后期的工作中会无形的帮助你解决一些问题。 操作系统的意义不是要学生怎样去编写他们自己的操作系统。 ......
cdhqyj Linux开发
【咨询】FreeRTOS支持Altera SoC
本帖最后由 chenzhufly 于 2015-2-22 14:42 编辑 链接:http://www.freertos.org/RTOS_Altera_SoC_ARM_Cortex-A9.html PreambleThe demo presented on this page is not yet in the mai ......
chenzhufly FPGA/CPLD
今天第一次用VS2005+WINCE6.0编译BSP包出现错误,受打击了
错误信息: BUILD: Other 0 6 1 想问下各位大虾,这个OTHER错误是WINCE编译 哪个阶段错误??呵呵~~~...
kangfu915 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 549  698  1559  543  468  18  58  22  11  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved