电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

74LVC16244AEV157

产品描述Buffers u0026 Line Drivers 3.3V BUF/LN DRVR
产品类别半导体    逻辑   
文件大小195KB,共15页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74LVC16244AEV157在线购买

供应商 器件名称 价格 最低购买 库存  
74LVC16244AEV157 - - 点击查看 点击购买

74LVC16244AEV157概述

Buffers u0026 Line Drivers 3.3V BUF/LN DRVR

74LVC16244AEV157规格参数

参数名称属性值
产品种类
Product Category
Buffers & Line Drivers
制造商
Manufacturer
NXP(恩智浦)
RoHSDetails
Number of Input Lines16 Input
Number of Output Lines16 Output
PolarityNon-Inverting
电源电压-最大
Supply Voltage - Max
3.6 V
电源电压-最小
Supply Voltage - Min
1.2 V
最小工作温度
Minimum Operating Temperature
- 40 C
最大工作温度
Maximum Operating Temperature
+ 125 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
SOT-702-56
系列
Packaging
Tray
FunctionBuffer/Line Driver
高度
Height
0.7 mm (Max)
High Level Output Current- 24 mA
Input Signal TypeSingle-Ended
长度
Length
7.1 mm (Max)
Logic FamilyLVC
Low Level Output Current24 mA
Number of Channels16
工作电源电压
Operating Supply Voltage
1.8 V, 2.5 V, 3.3 V
输出类型
Output Type
3-State
传播延迟时间
Propagation Delay Time
11 ns at 1.2 V, 3 ns at 3.3 V
Quiescent Current100 nA
工厂包装数量
Factory Pack Quantity
1820
Supply Current - Max80 uA
技术
Technology
CMOS
宽度
Width
4.6 mm (Max)

74LVC16244AEV157相似产品对比

74LVC16244AEV157 74LVC16244ADL 74LVC16244ADL-T 74LVC16244ADL112 74LVC16244AEV 74LVC16244ADL118 74LVC16244AEV-S 74LVC16244AEVY 74LVCH16244AEVK
描述 Buffers u0026 Line Drivers 3.3V BUF/LN DRVR Buffers u0026 Line Drivers 3.3V 16-BIT DRVR 3-S Buffers u0026 Line Drivers 3.3V 16-BIT DRVR 3-S Switching Voltage Regulators 2A Dual Non-Synch Buck Conv Buffers u0026 Line Drivers 3.3V BUF/LN DRVR N-INV 3S Voltage References 2.048V u0026 2.5V Bandgap Buffers u0026 Line Drivers 3.3V BUF/LN DRVR N-INV 3S Buffers u0026 Line Drivers 74LVC16244AEV/VFBGA56/REEL 13 Buffers u0026 Line Drivers 74LVCH16244AEV/VFBGA56/STANDAR
是否Rohs认证 - 符合 符合 - 不符合 - 不符合 不符合 不符合
厂商名称 - NXP(恩智浦) NXP(恩智浦) - NXP(恩智浦) - NXP(恩智浦) NXP(恩智浦) NXP(恩智浦)
零件包装代码 - SSOP SSOP - BGA - - BGA BGA
包装说明 - SSOP, SSOP48,.4 SSOP, SSOP48,.4 - VFBGA, BGA56,6X10,25 - FBGA, BGA56,6X10,25 VFBGA, BGA56,6X10,25 VFBGA, BGA56,6X10,25
针数 - 48 48 - 56 - - 56 56
Reach Compliance Code - unknown unknown - not_compliant - unknown unknown unknown
控制类型 - ENABLE LOW ENABLE LOW - ENABLE LOW - ENABLE LOW ENABLE LOW ENABLE LOW
系列 - LVC/LCX/Z LVC/LCX/Z - LVC/LCX/Z - - LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 - R-PDSO-G48 R-PDSO-G48 - R-PBGA-B56 - R-PBGA-B56 R-PBGA-B56 R-PBGA-B56
JESD-609代码 - e4 e4 - e0 - - e0 e0
长度 - 15.875 mm 15.875 mm - 7 mm - - 7 mm 7 mm
负载电容(CL) - 50 pF 50 pF - 50 pF - 50 pF 50 pF 50 pF
逻辑集成电路类型 - BUS DRIVER BUS DRIVER - BUS DRIVER - BUS DRIVER BUS DRIVER BUS DRIVER
最大I(ol) - 0.024 A 0.024 A - 0.024 A - 0.024 A 0.024 A 0.024 A
位数 - 4 4 - 4 - 4 4 4
功能数量 - 4 4 - 4 - 4 4 4
端口数量 - 2 2 - 2 - - 2 2
端子数量 - 48 48 - 56 - 56 56 56
最高工作温度 - 125 °C 125 °C - 125 °C - 125 °C 125 °C 125 °C
最低工作温度 - -40 °C -40 °C - -40 °C - -40 °C -40 °C -40 °C
输出特性 - 3-STATE 3-STATE - 3-STATE - 3-STATE 3-STATE 3-STATE
输出极性 - TRUE TRUE - TRUE - TRUE TRUE TRUE
封装主体材料 - PLASTIC/EPOXY PLASTIC/EPOXY - PLASTIC/EPOXY - PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 - SSOP SSOP - VFBGA - FBGA VFBGA VFBGA
封装等效代码 - SSOP48,.4 SSOP48,.4 - BGA56,6X10,25 - BGA56,6X10,25 BGA56,6X10,25 BGA56,6X10,25
封装形状 - RECTANGULAR RECTANGULAR - RECTANGULAR - RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 - SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH - GRID ARRAY, VERY THIN PROFILE, FINE PITCH - GRID ARRAY, FINE PITCH GRID ARRAY, VERY THIN PROFILE, FINE PITCH GRID ARRAY, VERY THIN PROFILE, FINE PITCH
包装方法 - TUBE TAPE AND REEL - TAPE AND REEL - TRAY TAPE AND REEL TRAY
电源 - 3.3 V 3.3 V - 3.3 V - 3.3 V 3.3 V 3.3 V
Prop。Delay @ Nom-Sup - 5.5 ns 5.5 ns - 5.5 ns - 5.5 ns 5.5 ns 5.5 ns
传播延迟(tpd) - 6 ns 6 ns - 6 ns - - 6 ns 6 ns
认证状态 - Not Qualified Not Qualified - Not Qualified - Not Qualified Not Qualified Not Qualified
座面最大高度 - 2.8 mm 2.8 mm - 1 mm - - 1 mm 1 mm
最大供电电压 (Vsup) - 3.6 V 3.6 V - 3.6 V - - 3.6 V 3.6 V
最小供电电压 (Vsup) - 1.2 V 1.2 V - 1.2 V - - 1.2 V 1.2 V
标称供电电压 (Vsup) - 2.7 V 2.7 V - 2.7 V - 3.3 V 2.7 V 2.7 V
表面贴装 - YES YES - YES - YES YES YES
技术 - CMOS CMOS - CMOS - CMOS CMOS CMOS
温度等级 - AUTOMOTIVE AUTOMOTIVE - AUTOMOTIVE - AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子面层 - NICKEL PALLADIUM GOLD NICKEL PALLADIUM GOLD - Tin/Lead (Sn63Pb37) - - TIN LEAD TIN LEAD
端子形式 - GULL WING GULL WING - BALL - BALL BALL BALL
端子节距 - 0.635 mm 0.635 mm - 0.65 mm - 0.635 mm 0.65 mm 0.65 mm
端子位置 - DUAL DUAL - BOTTOM - BOTTOM BOTTOM BOTTOM
宽度 - 7.5 mm 7.5 mm - 4.5 mm - - 4.5 mm 4.5 mm
Base Number Matches - 1 1 - 1 - 1 1 1
如何提高单片机系统的抗干扰性能
搞过产品的朋友都有体会,一个设计看似简单,硬件设计和代码编写很快就搞定,但在调试过程中却或多或少的意外,这些都是抗干扰能力不够的体现。下面讨论一下如何让你的设计避免走弯路:抗干扰体现在2个方面,一是硬件设计上,二是软件编写上。这里重点提醒:在MCU设计中主要抗干扰设计是在硬件上,软件为辅。因为MCU的计算能力有限,所以要在硬件上花大工夫。看看干扰的途径:1:干扰信号干扰MCU的主要路径是通过I/O...
jingmindm 嵌入式系统
LOTO虚拟示波器 关于触发灵敏度功能
触发电平只是一根参考电压,而实际的波形在边沿处是存在抖动的,如下图所示,是一个正常的上升沿触发的实测截图:其中蓝色的T线就是触发电平的参考电压,图中波形的干扰很小,但是信号边沿我们放大再放大,可以在下图看到,还是存在锯齿状,当噪声很大时抖动会更剧烈。如果使用非常灵敏的触发功能,这些在触发电平附近的毛刺和噪声干扰都可能会引起触发。表现出来的现象就是波形不停抖动晃动,甚至上升沿变下降沿,下降沿变上升沿...
LOTO2018 测试/测量
CPLD驱动DS18B20的问题
我写了个CPLD驱动DS18B20的程序,用LCD1602显示。可是老显示00.0请高手看看我的代码哪有问题?谢谢!...
chenbingjy FPGA/CPLD
如何实现3v电压用8050三极管将手触摸微弱电流放大到0.5瓦,不用运放
如何实现3v电压用8050三极管将手触摸微弱电流放大到0.5瓦,不用运放[[i] 本帖最后由 boofeng2002 于 2012-4-8 09:51 编辑 [/i]]...
boofeng2002 模拟电子
求一个MSP430f21X1的最小系统图
求一个MSP430f21X1的最小系统图...
ifree6 微控制器 MCU
找回密码功能有成功的么?
前段时间换了密码,今天下午退出登录状态重新登陆时一时没有想起密码是什么了,所以使用了密码找回功能,可是没有发现收到邮件呀。还好我后来又自己想起来密码了。我的信箱是hotmail.com的。这个秘密找回功能还是有用的吧,特别是对一些新注册的,注册了以后可能一时 不常来,以后来的时候很可能会忘了密码。...
wangfuchong 为我们提建议&公告

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 553  650  1119  1481  1596 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved