电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 

MP5420DM

器件型号MP5420DM
产品类别模拟混合信号IC    放大器电路   
文件大小4754.85,共10页
制造商Monolithic Power Systems
官网地址https://www.monolithicpower.com
前往下载 详细参数

器件替换

器件名 厂商 描述
抱歉,暂无替代料信息

MP5420DM参数描述

MP5420DM放大器基础信息:

MP5420DM是一款OPERATIONAL AMPLIFIER。常用的包装方式为TSSOP,

MP5420DM放大器核心信息:

MP5420DM的最低工作温度是-40 °C,最高工作温度是85 °C。其峰值回流温度为NOT SPECIFIED他的最大平均偏置电流为2 µA

如何简单看一个放大器效率?看它的压摆率,MP5420DM的标称压摆率有45 V/us。而在运放闭环使用时,某个指定闭环增益(一般为 1 或者 2、 10 等)下,MP5420DM增益变为低频增益的 0.707 倍时的频率为14000 kHz。

MP5420DM的标称供电电压为5 V,其对应的标称负供电电压为-5 V。MP5420DM的输入失调电压为20000 µV(输入失调电压:使运算放大器输出端为0V(或接近0V)所需加于两输入端之间的补偿电压。)

MP5420DM的相关尺寸:

MP5420DM的宽度为:4.4 mm,长度为5 mmMP5420DM拥有14个端子.其端子位置类型为:DUAL。端子节距为0.65 mm。共有针脚:14

MP5420DM放大器其他信息:

其温度等级为:INDUSTRIAL。MP5420DM不符合Rohs认证。其含有铅成分。其对应的的JESD-30代码为:R-PDSO-G14。MP5420DM的封装代码是:TSSOP。

MP5420DM封装的材料多为PLASTIC/EPOXY。而其封装形状为RECTANGULAR。MP5420DM封装引脚的形式有:SMALL OUTLINE。其端子形式有:GULL WING。座面最大高度为1.2 mm。

CC5230编译环境
请问打开开发包给的sampleapp,需要用什么版本的IAR,我刚才装了个7.60的,提示打不开。CC5230编译环境错了,是2530...
weirgu 无线连接
有源滤波器的Q值有什么意义?
《基于运算放大器和模拟集成电路的电路设计》一书中有源滤波器章节里提到了Q值,这个Q值越大,峰化越明显,可峰化同时也放大了增益。请问这个Q值到底有什么意义呢?有源滤波器的Q值有什么意义?Q越大带宽越窄做滤波器设计时可以用来调整通带外每倍频程的衰减速度,Q越大衰减越快,同时f0处幅度更加陡峭,相位突变更迅速;...
3kone 模拟电子
msp430 launchpad MSP-EXP430G2 这个板子
有两个小片片一个是大一点儿的正方形叫M430F1612另一个是长方形的叫MSP430G2231他两个什么关系?3qmsp430launchpadMSP-EXP430G2这个板子大的是仿真的,小的是用的,就是说你写的程序是要在小的里运行的,电脑通过大的芯片对小的进行编程、仿真等具体的建议在论坛里搜一下,比如搜“launchpad介绍”就会有很多东西了多谢回复沙发anqi90的帖子1612是用来仿真的...
gzydulala 微控制器 MCU
求一块stm32f103的开发板
求一块stm32f103的开发板,最好是闲置的或者是二手的板子,希望有全套的开发工具,外设比较丰富,最好可以带全板原理图,木有钱啊,希望有的大侠帮助一下,或者推荐一款好的板子,谢谢啦,新手发帖。。。qq:1147047562tel:15986318652 求一块stm32f103的开发板需要的联系我我这有便宜的开发板淘宝上慢慢找找9月30日刚在淘宝网上买的,本来是买来做毕业设计的,可是毕业设计换了另一个题目,所以不需要再使用了。原价320,现在打9折,真的是全新的,刚买,没用过...
志不可挡 stm32/stm8
1602液晶显示问题~~~
在写初始化液晶的时候,在设置数据指针的时候为什么要加个延时,不加延时数据指针设不了,是不是我时序顺序没弄好,最近才开始学习的,不太懂这个#include#defineucharunsignedchar#defineuintunsignedint#defineDataP0//数据端口sbitRS=P2^1;//Pin4sbitRW=P1^5;//Pin5sbitE=P1^6;//Pin6sbitdula=P2^6;//锁存器控制端定义...
rgbfnso 51单片机
基于模型设计对传统的FPGA的开发方法的颠覆!
最近我在同一实验平台DE2上,对手写HDL代码(21行);DSPBuilder生成的代码(》200行);SimulinkHDLCoder生成的代码(大于200行)。的综合结果进行了对比,结果令人震撼!如果这个结论是正确的,那么基于模型设计的方法开发FPGA已经成为现实!!!结果:1、手写HDL占用41个LE,fmax:208M2、DSPBulider的占用36个LE,fmax:285M3、SimulinkHDLCoder的占用5...
平湖秋月 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
搜索索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved